您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 第十三章-门电路和组合逻辑电路复习练习题(不含答案)
第十三章门电路和组合逻辑电路复习练习题一、选择题1、三极管作为开关时工作区域是。A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区2、以下电路中可以实现“线与”功能的有。A.与非门B.三态输出门C.集电极开路门D.非门3、对CMOS门电路,以下说法是错误的。A.输入端悬空会造成逻辑出错B.输入端接510kΩ的大电阻到地相当于接高电平C.输入端接510Ω的小电阻到地相当于接低电平D.噪声容限与电源电压有关4、逻辑表达式Y=AB可以用实现。A.正或门B.正非门C.与门D.或门5、TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”。A.悬空B.通过电阻2.7kΩ接电源C.通过电阻2.7kΩ接地D.通过电阻510Ω接地6、对于TTL与非门闲置输入端的处理,可以。A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联7、以下电路中可以实现“线与”功能的有。A.与非门B.三态输出门C.与门D.漏极开路门8、和逻辑式BCAA+相等的是。A.ABCB.1+BCC.AD.BCA+9、CMOS数字集成电路与TTL数字集成电路相比突出的优点是。A.微功耗B.高速度C.高抗干扰能力D.电源范围宽10、逻辑表达式Y=AB可以用实现。A.正或门B.正非门C.与门D.或非门11、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y=。A.ABB.ABC.BA+D.A+B12、是8421BCD码的是。A.1010B.0101C.1100D.110113、逻辑表达式A+BC=。A.A+BB.A+CC.(A+B)(A+C)D.B+C14、八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y=。A.ABCABCABCABC+++B.ABCABC+C.BCABC+D.ABCABCABCABC+++15、四选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y=。A.CBACBABCACAB+++B.BCAABC+C.CABBC+D.ABCBACBA++16、七段显示译码器是指的电路。A.将二进制代码转换成0~9数字B.将BCD码转换成七段显示字形信号C.将0~9数字转换成BCD码D.将七段显示字形信号转换成BCD码17、译码器74HC138的使能端321EEE取值为时,处于允许译码状态。A.011B.100C.101D.01018、在二进制译码器中,若输入有4位代码,则输出有个信号。CC01AB0Y74LS153D0D1D2D3A1A0STL21A.2B.4C.8D.1619、下图所示电路均为LSTTL门电路,能实现AF=功能的电路是。ENA.B.C.D.20、设图T2.23所示电路均为CMOS门电路,实现BAF+=功能的电路是。A.B.C.D.二、填空题1、集电极开路门的英文缩写为门,工作时必须外加和。2、OC门称为门,多个OC门输出端并联到一起可实现功能。3、TTL与非门电压传输特性曲线分为区、区、区、区。4、国产TTL电路相当于国际SN54/74LS系列,其中LS表示。5、组合逻辑电路任何时刻的输出信号,与该时刻的输入信号,与以前的输入信号。6、在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为。7、8线—3线优先编码器74LS148的优先编码顺序是7I、6I、5I、…、0I,输出为2Y1Y0Y。输入输出均为低电平有效。当输入7I6I5I…0I为11010101时,输出2Y1Y0Y为。8、3线—8线译码器74HC138处于译码状态时,当输入A2A1A0=001时,输出07Y~Y=。9、实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫。10、根据需要选择一路信号送到公共数据线上的电路叫。11、能完成两个一位二进制数相加,并考虑到低位进位的器件称为。12、组合逻辑电路中的冒险是由于引起的。13、逻辑函数有四种表示方法,它们分别是、、逻辑表达式和。14、将2004个“1”异或起来得到的结果是:。15、TTL器件输入脚悬空相当于输入电平。16、基本逻辑运算有:、和运算。17、采用四位比较器对两个四位数比较时,先比较位。18、触发器按动作特点可分为、、和。19、目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是:电路和电路。20、两二进制数相加时,不考虑低位的进位信号是:。21、不仅考虑两个相加,而且还考虑来自低位进位相加的运算电路,称为。22、时序逻辑电路的输出不仅和该时刻输入变量的取值有关,而且还与有关。23、计数器按CP脉冲的输入方式可分为和。24、触发器根据逻辑功能的不同,可分为:RS触发器、JK触发器、T触发器、、等。25、把JK触发器改成T触发器的方法是:。26、N个触发器组成的计数器最多可以组成进制的计数器。27、基本RS触发器的约束条件是:。28、对于JK触发器,若KJ=,则可完成触发器的逻辑功能;若KJ=,则可完成触发器的逻辑功能。三、卡诺图化简1、用卡诺图化简函数为最简单的与或式(画图)。∑=+++=),,,(10820mDCBADCBADCBADCBAFCDAB00011110000111104变量卡诺图解:2、用卡诺图化简函数为最简单的与或式(画图)。∑=),,,,,,(),,,(1412109842mDCBAFCDAB00011110000111104变量卡诺图解:3、用卡诺图化简函数为最简单的与或式(画图)。ABCDCDBADCBADCBADCBADCBADBCADCBADCBAY+++++++=),,,(CDAB00011110000111104变量卡诺图解:4、用卡诺图化简函数为最简单的与或式(画图)。∑∑+=),,(),,,,,(1595141312876dmYCDAB00011110000111104变量卡诺图解:四、分析题1、写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。解:该电路实现异或门的功能。2、分析图所示电路,写出输出函数F。解:3、设计一个由三个输入端、一个输出端组成的判奇电路,其逻辑功能为:当奇数个输入信号为高电平时,输出为高电平,否则为低电平。要求画出真值表和电路图。解:4、4位无符号二进制数A(A3A2A1A0),请设计一个组合逻辑电路实现:当0≤A<8或12≤A<15时,F输出1,否则,F输出0。解:5、用3-8译码器74LS138实现逻辑函数:CBABCACAF++=1;CBABCF+=2;BA=1=1=1FCBABAF+=3;ABCCBCBAF++=4。解:6、试用74LS151实现逻辑函数:BCAY+=解:
本文标题:第十三章-门电路和组合逻辑电路复习练习题(不含答案)
链接地址:https://www.777doc.com/doc-5690842 .html