您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电子技术基础---成都理工大学历年复习题
—1—一、填空题•1.在数字逻辑电路中,三极管主要工作在()和()两种稳定状态。•2.逻辑函数F=ABC’+AD’在四变量卡诺图中有()个小格是1。•3.n个变量可构成()个最小项。•4.三态输出门电路指的是具有高电平、低电平和()三个状态。•5.通常将在同一个CP脉冲作用期间发生两次或两次以上翻转的现象称为触发器的()。•6.已知函数Y=[(AB)+C+D]+C,则反函数:()•7.已知函数•8.时序逻辑电路的结构一般是由组合逻辑电路和()构成。•9.()的输出端可直接相连实现“线与”。•10.一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为()。•11.n个变量可构成()个最小项。•12.三态输出门电路指的是具有()、()和()三个状态。•13.通常将在同一个CLK脉冲作用期间发生两次或两次以上翻转的现象称为触发器的()。•14.(1101101)2=()十=()十六。•15在数字逻辑电路中,三极管主要工作在()和()两种稳定状态二、选择题1.下列四个数中与十进制数(163)10不相等的数是()。—2—A.(A3)16B.(10100011)2C.(000101100011)8421BCDD.(100100011)82.如果将TTL与非门做非门使用,则多余端应做()处理。A.全部接高电平或悬空。B.部分接高电平,部分接地。C.全部接地。D.部分悬空,部分接地。3.具有直接复位端和置位端(DDSR',')的触发器,当触发器处于受CLK脉冲控制的情况下工作时,这两端所加信号为()。A.DDSR''=00B.DDSR''=01C.DDSR''=10D.DDSR''=114.ABC’+AD’在四变量卡诺图中有()个小格是“1”。A.13B.12C.6D.55.下列电路中不属于时序电路的是()。A.同步计数据B.异步计数器C.组合逻辑电路D.数据寄存器6.标准与或式是由()构成的逻辑表达式。A.与项相或B.最小项相或C.最小项相与D.或项相与7.下列各组数中,是8进制的是()。A.27452B.63957C.47EF8D.374818.下列与逻辑式A’+ABC相等的式子是()。A.BCB.1+BCC.AD.A’+BC9.函数F=AB+BC,使F=1的输入ABC组合为()。—3—A.ABC=000B.ABC=010C.ABC=101D.ABC=11010.逻辑函数F=AB+BC’的反函数F’=()。A.(A’+B’)(B’+C)B.(A+B)(B+C’)C.A’+B’+CD.A’B’+B’C11.如果将TTL与非门做非门使用,则多余端应做()处理。A.全部接高电平或悬空。B.部分接高电平,部分接地。C.全部接地。D.部分悬空,部分接地。12.下列各门电路中,()的输出端可直接相连实现“线与”。A.一般TTL与非门B.集电极开路TTL与非门C.一般CMOS与非门D.一般TTL或非门13.下列时序电路的状态中,具有自启动功能的是()。0010011100011110AB0001111000011110CD14.下列与逻辑式A’+ABC相等的式子是()。A.BCB.1+BCC.AD.A’+BC—4—15.函数F=AB+BC,使F=1的输入ABC组合为()。A.ABC=000B.ABC=010C.ABC=101D.ABC=11016.一个4位的二进制加计数器,由0000状态开始,经过41个时钟脉冲后,此计数器的状态为()。A.1100B.1000C.1001D.101017.时序逻辑电路的一般结构由组合电路与()组成。A.全加器B.存储电路C.译码器D.选择器18.下列电路中不属于时序电路的是()。A.同步计数据B.异步计数器C.组合逻辑电路D.数据寄存器三、判断题(每小题2分,共20分,正确的打“√”,错误的打“×”)1.只有当决定一件事的几个条件全部具备时,这件事才发生,这种逻辑关系为与逻辑。()2.将20004个1异或起来得到的结果是0。()3.JK触发器的状态方程是Q*=JQn+KQn。()4.常用的七段数码显示器有共阴极和共阳极两种。()5.一个计数器的状态变化为:000→100→011→010→001→000,则该计数器是五进制减法计数器。()6.数电中的高、低电平指的是一定的电压范围而并非某一固定值。()7.能实现“有0出1,全1出0”逻辑功能的是与非门。()8.有一个数为“10000011”。若该数是一个二进制数,则表示的十进制数为131;若该数是8421BCD码,则表示的十进制数为83。()—5—9.在四变量卡诺图中,m2和m8在逻辑上是相邻的。()10.一个数据选择器的地址输入端有3个时,最多可以有8个数据信号输出。()11.已知AB=AC,则一定有B=C。()12.异步置零的计数器电路中,只要DR出现低电平,触发器立即被置零,不受CP的控制。()13.只有当决定一件事的几个条件全部具备时,这件事才发生,这种逻辑关系为与逻辑。()14.将20004个1异或起来得到的结果是0。()15.74LS138是3线-8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为10111111。()16.对键盘108个符号进行二进制编码,则至少要7位二进制数码。()17.1BABABA。()18.8线—3线编码器有3条输入线,8条输出线。()19.同步计数器、异步计数器、寄存器和组合逻辑电路都是时序电路。()20.JK触发器的状态方程是Qn+1=JQn+KQn。()21.时钟同步的RS触发器在脉冲的CP上升沿到来时发生翻转。()22.寄存器的功能是统计输入脉冲的个数。()23.常用的七段数码显示器有共阴极和共阳极两种。()24.施密特触发器有2个稳定状态,多谐振荡器有1个稳定状态。()25.一个计数器的状态变化为:000→100→011→010→001→000,则该计数器是五进制减法计数器。()26.数电中的高、低电平指的是一定的电压范围而并非某一固定值。()27.能实现“有0出1,全1出0”逻辑功能的是与非门。()—6—28.有一个数为“10000011”。若该数是一个二进制数,则表示的十进制数为131;若该数是8421BCD码,则表示的十进制数为83。()29.在四变量卡诺图中,m2和m8在逻辑上是相邻的。()30.一个数据选择器的地址输入端有3个时,最多可以有8个数据信号输出。()四、化简下列逻辑函数)()''('''''DBCABCDBDCBADABY)13,12,11,10,8,7,4,2()15,14,9,6,1,0(),,,(dDCBAY五、利用74LS138译码器及一些门电路产生如下多输出逻辑函数的逻辑图。要求写出求解过程并画出电路图。CAY'1BCCABCBAY''''2'''3ABCCBY''''''),,,(1ABDBCABDABDBADCBAF—7—六、试利用并行(串行)进位方式由74LS161(160)构成28(32)进制加法计数器。七.如图D触发器,已知D、CLK端的电压波形如图所示,试画出Q和Q’端对应的电压波形。(10分)已知JK触发器的逻辑符号如图所示,八.分析下图时序电路的逻辑功能,写出电路的驱动方程,状态方程和输—8—出方程,画出电路的状态转换图,说明电路能否自启动。YJQQKC1JQQKC1JQQKC1111111112233FF1FF2FF3CP&九、如图说明下图的逻辑功能。
本文标题:数字电子技术基础---成都理工大学历年复习题
链接地址:https://www.777doc.com/doc-5704067 .html