您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电路第五章-锁存器-触发器
第5章锁存器和触发器教学基本要求1、掌握各类触发器的功能和电路简化表示。2、掌握各类触发器的特性方程。3、熟悉各类触发器的电路结构并能分析其工作原理。第5章锁存器和触发器第5章锁存器和触发器5.1双稳态存储单元电路5.1.1双稳态的概念1、双稳态的物理模型2、稳态和介稳态5.1.2双稳态存储单元电路1、电路结构2、逻辑状态分析11QQG1G2vi1vi2图5.1.2双稳态存储单元电路11QQG1G2vi1vi22、逻辑状态分析(1)若Q=0,则Q=1,Q=1,保证了Q=0。形成了第一种稳态(2)若Q=1,则Q=0,Q=0,保证了Q=1。形成了第二种稳态3、模拟特性分析vo1vi1(vi2)(vo2)daecbvo1vo2有3个交点(平衡点):M(稳态)、N(稳态)、P(介稳态)PMN两种稳态之一一旦出现,都可长期保持,固称为双稳态电路。G1传输特性G2传输特性5.2锁存器锁存器:是一种对脉冲电平敏感的存储单元电路(2)逻辑符号G1G2QQSR≥1≥1触发器:是一种对脉冲边沿敏感的存储电路5.2.1SR锁存器QRSQ1、基本SR锁存器(1)电路(3)由图得逻辑表达式Q=R+QQ=S+QSRQQ锁存器状态00不变不变保持01010101011100不确定(3)逻辑表达式(4)功能表(表5.2.1)Q=R+QQ=S+Q可见:正常工作时,输入信号要满足SR=0的约束条件,即S=R=1是不允许的。基本的SR锁存器具有保持、置0、置1功能。保持例5.2.1图5.2.1(a)中基本RS锁存器的S、R端的输入波形如图5.2.3虚线上边所示,试画出Q和Q的波形。①电路结构(5a)用与非门组成的基本SR锁存器QQRSG1&&G2②逻辑符号SRQQSR④功能表可见:输入SR为00时,锁存器处于不确定态;约束条件为:或S+R=11010不变不变1111000101QQSR0RS③逻辑表达式Q=SQQ=RQ③逻辑表达式①电路结构(5b)用与非门组成的基本SR锁存器②逻辑符号SRQQSR④功能表1010不变不变1111000101QQSRQSQRQQ可见:输入为0,0时,锁存器处于不确定态;约束条件为:RS,0SRRS或S+R=1例5.2.2运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。(a)开关在t0时断开,t1时接通;(b)实际输出波形例5.2.2运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。(a)电路(b)波形图S离开B时S打到A时2、逻辑门控SR锁存器(1)电路结构及逻辑符号&≥1≥1&G1G4G3G2Q3Q4QQRSEE为控制信号,一般为时钟脉冲。(b)逻辑符号(a)电路结构Q1R1SC1QESR(2)电路的工作原理当E=0时,锁存器状态不受SR影响;E=1时,锁存器状态由SR决定。逻辑符号中1R、1S受C1控制,约束条件仍为:SR=0。QQQ4例5.2.3逻辑门控SR锁存器的E,S,R的波形如图所示,锁存器的原始状态为Q=0,Q=1,试画出:Q3,Q4,Q和Q的波形。&≥1≥1&G1G4G3G2Q3Q4QQRSEQ3ESRERQESQ43该电路很少直接应用,但是重要的基本单元电路5.2.2D锁存器Q1DC1QED(1)电路结构(图5.2.10)(2)逻辑符号(3)功能表01不变Q10×D置1置0保持功能10不变Q110E1、逻辑门控D锁存器&≥1≥1&G1G4G3G2Q3Q4QQRSEDG512、传输门控D锁存器(1)逻辑电路(图5.2.11)11ECCG3G4QQ1G1G2DCCCC1TGTGTG1TG2(2)工作原理QQ1G1G2D1TG2TG1QQ1G1G2D1TG2TG1①当E=1时,TG1导通,TG2断开,Q=D;②当E=0时,TG1断开,TG2导通,D被封锁,Q保持,为双稳。11ECCG3G4QQ1G1G2DCCCC1TGTGTG1TG2①当E=1时,Q=D;②当E=0时,Q保持。例5.2.4图5.2.11(a)电路的输入信号D、E的波形如图所示,试画出Q和Q的波形。解:由前分析知道:据此可画出Q和Q的波形3、D锁存器的动态特性(1)定时图建立时间tSU:表示D信号对E下降沿的最少时间提前量。EQtSUDtWtPLHtHtPHL(2)说明保持时间tH:表示D信号在E电平下降后需要保持的最少时间。脉冲宽度tW:表示保证D信号正确传送对E信号最小宽度的要求。传输延迟时间tPLH和tPLH:表示D、E信号作用后Q(或Q)响应的最大延迟时间。4、典型集成电路中规模集成CMOS八D锁存器(74HC/HCT373)传输门控D锁存器表5.2.474HC/HCT373的功能表高阻×H××锁存和禁止输出LHLHLLL※LLH※锁存和读锁存器LHLHLHLLHH使能和读锁存器(传送模式)QNDNLEOE输出内部锁存器状态输入工作模式注:DN和QN的下标表示第位锁存器。L※和H※表示门控电平LE由高变低之前瞬间DN的电平。5.3触发器D锁存器在E=1期间更新状态,此期间输出随输入变化。ECPCP有上升沿触发下降沿触发CPCP在时钟脉冲边沿作用下的状态刷新称为触发;具有这种特性的存储单元电路称为触发器.触发器主要有三种:主从触发器维持阻塞触发器传输延迟触发器5.3.1主从触发器主从触发器由两级锁存器构成,其中一级接收输入信号,其状态直接由输入信号决定,称为主锁存器还有一级的输入与主锁存器的输出连接,其状态由主锁存器的状态决定,称为从锁存器。1、电路组成QQ1G3G4CCCC1TGTGTG3TG4Q1G1G2DCCCC1TGTGTG1TG2Q主锁存器从锁存器1CPCCG3G42、工作原理①当CP=0时,TG1导通,TG2断开,信号进入主锁存器,Q’=D;同时TG3断开,TG4导通,从锁存器维持,Q不变。②当CP从0跳到1时,TG1断开,断开了D与主锁存器的联系;同时TG2导通,主锁存器保持。这时TG3导通,TG4断开,将Q’传到Q端,使Q=D。QQ1G3G4CCCC1TGTGTG3TG4Q1G1G2DCCCC1TGTGTG1TG2Q主锁存器从锁存器1CPCCG3G42、工作原理①当CP=0时,TG1导通,TG2断开,信号进入主锁存器,Q’=D;同时TG3断开,TG4导通,从锁存器维持,Q不变。②当CP从0跳到1时,TG1断开,断开了D与主锁存器的联系;同时TG2导通,主锁存器保持。这时TG3导通,TG4断开,将Q’传到Q端,使Q=D。DQn13、D触发器的特性方程(CP上升沿有效↑)可见,从锁存器在工作中总是跟随主锁存器的状态变化,因之称为“主从”触发器。而功能上属于脉冲边沿作用引起状态刷新,固称为D触发器。如以Qn+1表示CP信号上升沿到达后触发器的状态,则有:称为D触发器的特性方程。4、典型集成电路(3)逻辑符号(2)原理(74HC/HCT74)(1)内部电路(74HC/HCT74)Q≥1G1G2DCCCCTGTGTG1TG2Q11≥11≥1G3G4CCCCTGTGTG3TG4≥1111DRDS1CPCCG3G4SD置位端,RD复位端,有优先权;非号是低电平有效。当CP上升沿有效。(4)74HC/HCT74的功能表10×××D10101Qn+1Qn+1CPRDSD0111011001↑↑×××11010输出输入表5.3.174HC/HCT74的功能表约束:1DDRS5.3.2维持阻塞触发器1、电路组成CPD&&&&G5G6QQ&&&&G1G2Q1&&&&G3G4Q2Q3Q4置1维持线置0阻塞线置1阻塞、置0维持线2、工作原理(2)CP由0到1后瞬间,G2G3打开,Q2Q3由G1G4输出状态决定,Qn+1=D。(3)CP=1期间,触发器状态不受D的影响。当Q=1时Q2=0,将G1封锁,维持Q2=0,从而维持Q=1,称置1维持线;将G3封锁,Q3=1也不会变,从而阻塞了D输入的置0信号,称置0阻塞线。当Q=0时Q3=0,将G4封锁,既而阻塞了D=1信号,Q4=1与CP=1、Q2=1维持Q3=0称置1阻塞、置0维持线。(1)CP=0时,G2G3被封锁,输出Q状态不变。Q2Q3使G1G4打开,Q4=D,Q1=D。(1)CP=0时,触发器的状态不变。可接收信号D。(2)当CP由0变1时触发器翻转。Qn+1=D。(3)触发器翻转后,在CP=1时输入信号被封锁。触发器的状态不变。该触发器是在CP正跳沿前接受输入信号,正跳沿时触发器翻转,正跳沿后输入即被封锁,三步都是在正跳沿前后完成.工作原理归纳3、典型集成电路74LS74、74F74(TTL集成)CPD&&&&G5G6QQ&&&&G1G2Q1&&&&G3G4Q2Q3Q4SDRD右图为74F74电路,是在图5.3.5的基础上增加直接置1端和直接置0端构成。直接置1端直接置0端5.3.3利用传输延迟的触发器1、逻辑电路2、逻辑符号G12G11G13G4G3G23G22G21&&&&&&QQ≥1≥1CPJKSRJK触发器1J1KCPC1QQJK3、工作原理触发器状态不变,处于稳态。G12G11G13G4G3G23G22G21&&&&&&QQ≥1≥1CPJKSR011000000G13、G23打开,Q状态不变。nnnQQSQCPQnnnQQRQCPQ设触发器的前状态为Qn,由图可得(1)CP=0时,封锁G12、G22、G3、G4,JK被锁;(2)CP由0变1后瞬间,G12、G22抢先打开,G11、G21仍锁定,输出不变。延迟一段时间,J、K经G3、G4起作用。触发器状态不变nnQJQJCPSnnKQQKCPR同时:可见:无论J、K为何值,若Qn=1,则S=1;若Qn=0,则R=1,即S、R不可能同时为0。电路已接收了J、K。S=JQn、R=KQn仍作用于G13、G23的输入端。在S,R尚未来得及变化的期间,由于G12、G22输出为0,输出的SR锁存器的输出状态由S、R确定(右图为此时的等效电路),触发器的状态将依JK转换。随着G3、G4延迟的结束,S=R=1,触发器回到(1)的情况。(3)CP由1变0后的瞬间,G12、G22抢先关闭,G3、G4两门的延迟使&&QQS=JQnR=KQnnnnnnQKQQJQRSQ1触发后的输出状态为:整理得:nnnQKQJQ1这就是JK触发器的特性方程CP:时钟脉冲CP取非,说明是下降沿触发(↓)由于这种触发器的状态转换发生在时钟脉冲由1变0瞬间,为区别下降沿到来前后触发器的状态,以Qn表示触发器现在的状态,以Qn+1表示触发器下一个状态,则由等效图得&&QQS=JQnR=KQn4、典型集成电路74F系列TTL电路JK触发器,见P.222图与原理电路相比,改变了门电路的位置,增加了置位(置1)端和复位(置0)端74F11274F112芯片含有两个JK触发器4、典型集成电路逻辑符号:1SD2SD1Q2RD2K1CP1K2J1J2CP1RD2Q2Q1Q1JC11KSR74F112的国标逻辑符号(引脚见右图5.3.10)图5.3.1074F112的国标逻辑符号HHHHHHLHRD××CPHLL××JLHL××KLHHLHLLHQn+1输出HHHHHLSD输入nQQn+1nQnQnQHH×××LL表5.3.274F112功能表5.3.4触发器的动态特性动态特性:反映触发器对输入信号和时钟信号之间的时间要求,以及输出对时钟响应的延迟时间。CPQtSUDtWtPLHtHtPHLtPHLtPLHTcminQ(1)建立时间tSU(2)保持时间tH(3)传输延迟时间tPLH和tPHL(4)触发脉冲宽度tW(5)最高触发频率fcmaxfcmax=1/Tcmin5.4触发器的逻辑功能一、几种触发器通常分为:D触发器、JK触发器、T触发器、SR触发器等几种。以时钟脉冲的触发沿到来为界,触发沿到来前触发器的状态称为现态Qn,而触发沿触发后的状态称为次态Qn+1。(1)DQQCP1DC1TQQCP1TC1JQQCP1JC1K1KSQQCP1SC1R1R(2)(4)(3)逻辑功能:是触发器
本文标题:数字电路第五章-锁存器-触发器
链接地址:https://www.777doc.com/doc-6091634 .html