您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 质量控制/管理 > 华南理工大学数字电子技术试卷精华版全集
1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356(B)934(C)4712(D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n(B)2n(C)2n(D)2n-13)已知函数F的卡诺图如图1-1,试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(**知识点:主从结构触发器的动作特点)(A)TTL主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM,需要多少片256×1的RAM?(**知识点:RAM的扩展)(A)16(B)4(C)8(D)127)欲得到一个频率高度稳定的矩形波,应采用什么电路(*知识点:石英晶体多谐振荡器)(A)计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KHZ的矩形波变换成一个1KHZ的矩形波,应采用什么电路?(**知识点:计数器的分频功能)(A)T'触发器(B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001100时,输出电压VO为多少伏?(**知识点:D/A转换器)(A)0.76V(B)3.04V(C)1.40V(D)1.52V10)对于TTL门电路来说,下列各图哪个是正确的?(***知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1,设Q0=Q1=Q2=0(10分)(**知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2,试回答下列问题(15分)(****知识点:555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中,哪个适合作为电路的输入触发信号,并画出与其相应的VC和VO波形.555定时器功能表三.设计题:1.已知函数,试用以下几种组件实现电路(15分)(***知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.4脚6脚2脚3脚7脚0××0导通12/3VCC1/3VCC0导通12/3VCC1/3VCC不变不变12/3VCC1/3VCC1截止12/3VCC1/3VCC1截止2。试用JK触发器设计一个同步时序逻辑电路,其状态转换表如表3-1.要求画出卡诺图,求状态方程、驱动方程、画出逻辑电路图.(15分)(****知识点:同步时序电路的设计)表3-1Q2nQ1nX01Q2n+1Q1n+1000110110100010011100001一.选择题.(每题2分,共20分.每小题只有一个答案)题号12345678910答案BCCABADBDB1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356(B)934(C)4712(D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n(B)2n(C)2n(D)2n-13)已知函数F的卡诺图如图1-1,试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(**知识点:主从结构触发器的动作特点)(A)TTL主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM,需要多少片256×1的RAM?(**知识点:RAM的扩展)(A)16(B)4(C)8(D)127)欲得到一个频率高度稳定的矩形波,应采用什么电路(*知识点:石英晶体多谐振荡器)(A)计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KHZ的矩形波变换成一个1KHZ的矩形波,应采用什么电路?(**知识点:计数器的分频功能)(A)T'触发器(B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001100时,输出电压VO为多少伏?(**知识点:D/A转换器)(A)0.76V(B)3.04V(C)1.40V(D)1.52V10)对于TTL门电路来说,下列各图哪个是正确的?(***知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1,设Q0=Q1=Q2=0(10分)(**知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.答案:(1)(2)右移移位寄存器2.由555定时器构成的单稳态电路如图2-2,试回答下列问题(15分)(****知识点:555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中,哪个适合作为电路的输入触发信号,并画出与其相应的VC和VO波形.555定时器功能表4脚6脚2脚3脚7脚0××0导通12/3VCC1/3VCC0导通12/3VCC1/3VCC不变不变12/3VCC1/3VCC1截止12/3VCC1/3VCC1截止答案(1)two=1.1RC=36.3μs(2)Vi2适合作为单稳态电路的输入触发脉冲三.设计题:1.已知函数,试用以下几种组件实现电路(15分)(***知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.答案:(1)令A2=AA1=BA0=C,则D7=D6=D5=D3=1,D4=D2=D1=D0=0(2)2.试用JK触发器设计一个同步时序电路,其状态转换如表3-1.要求画出卡诺图,求状态方程、驱动方程,画出逻辑电路图.(15分)(****知识点:同步时序电路的设计)表3-1Q2nQ1nX01Q2n+1Q1n+1000110110100010011100001答案:卡诺图:状态方程:DCBADCAB驱动方程:逻辑电路图:数字电子技术试卷(注:红色部分为答案)一、填空(20分)1.数制转换:(8F)16=(143)10=(10001111)2=(217)8。(3EC)H=(1004)D,(2003)D=(11111010011)B=(3723)O。2.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93。3.已知某函数DCABDCABF,该函数的反函数F=4.如果对键盘上108个符号进行二进制编码,则至少要7位二进制数码。5.在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入高电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入CBACBACBAY1高电平。6.TTL电路的电源电压为5V,CMOS电路的电源电压为3—18V。7.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为10111111。8.一个10位地址码、8位输出的ROM,其存储容量为8K或213。9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有11根地址线,有16根数据读出线。10.能够实现“线与”的TTL门电路叫OC门,能够实现“线与”的CMOS门电路叫OD门。二、完成以下要求。(8分)1.要实现Y=A+B的逻辑关系,请正确连接多余端。(a)多余端接电源或与A或B接在一起(b)多余端接地或与A或B接在一起2.写出下图的逻辑表达式。三、用代数法将下列函数化简为最简与或表达式。(9分)1.;CBBDABCDBCABDDABCY2=B2..nnQKQJKJY3=3.=1nQKKJAB5VYAB5VY&1(a)(b)ABENY&=C四、用卡诺图法化简函数,写出它们的最简与或表达式。(9分)1.DCBABCCABCBAY1;Y1=3.9,8,5,2,0,,,2mDCBAY,约束条件AB+BC=0;Y2=4.15,014,13,11,9,8,5,33dmY.=五、请根据题图和题表,完成以下要求:(7分)1、按表1栏的要求,图中完善F1~F5的逻辑符号,并按图中的逻辑符号将F6~F7的名称填入相应位置;2、表2栏中填入各输出端的逻辑表达式;3、ABCD=1001,将各输出值填入表3栏中。F1F2F3F4F5F6F71与非门或非门异或门同或门与或非门OC或OD三态门2略略略略略略略31010000六、用四选一数据选择器74LS153设计一个3变量的多数表决电路。(10分)过程略七、用集成二进制译码器74LS138和与非门构成全加器。(10分)YDCCBABDBACABDCDBABCDCBCBAABCDF1F2F3F4F5F6RF7&&&&1=1=11&VCC1/274LS153D3D2D1D0A1A0ST1CAB八、请画出题图电路的Q0、Q1的输出波形,假设初始状态皆为0。(8分)(过程略)九、分析用集成十进制同步可逆计数器CT74LS192组成的下列计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效),LD为异步置数控制端(低电平有效),CPU、CPD为加、减计数脉冲输入端(不用端接高电平),CO和BO分别为进位和借位输出端。(8分)Y0Y1Y2Y3Y4Y5Y6Y7A0A1A2STBSTCSTA&&1Ci-1BiAiSiCi1CPACPAQ0Q11JC11K1JC11KQ0Q11(a)(b)(a)为6进制加计数器;(b)为23进制加计数器十、写出由ROM所实现的逻辑函数的表达式。(8分)十一、请指出下列555电路的名称。(4分)(施密特触发器)(多谐振荡器)期末考试试卷二一、填空(每空1分,计20分)111ABCY1Y2;;21ABCCBABCAYABCCBACBCBAY1、计数器按增减趋势分有、和计数器。2、TTL与非门输入级由组成。两个OC门输出端直接接在一起称为。3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。4、一个触发器可以存放位二进制数。5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。6、逻辑函数的四种表示方法是、、、。7、移位寄存器的移位方式有,和。8、同步RS触发器中,R,S为高电平有效,基本RS触发器中R,S为底电平有效。9、常见的脉冲产生电路有多谐振荡器二.判断题:(每题1分,共10分)1、对于JK触发器J=K=1时,输出翻转。()2、一个存储单元可存1位2进制数。()3、同一CP控制各触发器的计数器称为异步计数器。()4、对MOS门电路多余端不可以悬空。()5、函数式F=ABC+ABC+ABC=(3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。()7、时序电路的输出状态仅与此刻输入变量有关。()8、一个触发器能存放一位二进制数。()9、计数器随CP到来计数增加的称加计数器。()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()三、选择题(每题1分,共10分)1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=B+DB、F=B+DC、F=BD+BDD、F=BD+BD4、逻辑电路如图⑤,函数式为()A、F=AB+CB、F=AB+CC、F=AB+CD、F=A+BC5、一位8421BCD码计数器至少需要个触
本文标题:华南理工大学数字电子技术试卷精华版全集
链接地址:https://www.777doc.com/doc-6177462 .html