您好,欢迎访问三七文档
当前位置:首页 > 金融/证券 > 股票报告 > ATtiny2313_中文
2543F–AVR–07/04产品特性•使用AVR®RISC结构•AVR–高性能、低功耗的RISC结构–120条指令–大多数指令执行时间为单个时钟周期–32个8位通用工作寄存器–全静态工作–工作于20MHz时性能高达20MIPS•数据与非易失性程序和数据存储器–2K字节的系统内可编程Flash擦写寿命:10,000次–128字节的系统内可编程EEPROM擦写寿命:100,000次–128字节的片内SRAM–可以对锁定位进行编程以及实现EEPROM数据的加密•外设特点–具有独立预分频器及比较模式的8位定时器/计数器–具有独立预分频器及比较、捕获模式的16位定时器/计数器–四路PWM通道–片内模拟比较器–具有片内振荡器的可编程看门狗定时器–USI–全局串行接口–全双工USART•特殊的处理器特点–debugWIRE片上调试–通过SPI端口在系统内可编程–片内/片外中断源–低功耗空闲模式、掉电模式、Standby模式–增强型上电复位–可编程的掉电检测–片内标定振荡器•I/O和封装–18可编程I/O线–20引脚PDIP,20引脚SOIC与32引脚MLF•工作电压–1.8-5.5V(ATtiny2313V)–2.7-5.5V(ATtiny2313)•速度等级–ATtiny2313V:0-4MHz@1.8-5.5V,0-10MHz@2.7-5.5V–ATtiny2313:0-10MHz@2.7-5.5V,0-20MHz@4.5-5.5V•功耗估计–正常模式:1MHz,1.8V:300µA32kHz,1.8V:20µA(包括振荡器)–掉电模式:0.2µAat1.8V具有2KB系统内可编程Flash的8位微控制器ATtiny2313/V初稿Rev.2543F–AVR–07/042ATtiny2313/V2543F–AVR–07/04引脚配置Figure1.ATtiny2313引脚配置综述ATtiny2313是基于增强的AVRRISC结构的低功耗8位CMOS微控制器。由于其先进的指令集以及单时钟周期指令执行时间,ATtiny2313的数据吞吐率高达1MIPS/MHz,从而可以缓减系统在功耗和处理速度之间的矛盾。(RESET/dW)PA2(RXD)PD0(TXD)PD1(XTAL2)PA1(XTAL1)PA0(CKOUT/XCK/INT0)PD2(INT1)PD3(T0)PD4(OC0B/T1)PD5GND2019181716151413121112345678910VCCPB7(UCSK/SCK/PCINT7)PB6(MISO/DO/PCINT6)PB5(MOSI/DI/SDA/PCINT5)PB4(OC1B/PCINT4)PB3(OC1A/PCINT3)PB2(OC0A/PCINT2)PB1(AIN1/PCINT1)PB0(AIN0/PCINT0)PD6(ICP)PDIP/SOIC3ATtiny2313/V2543F–AVR–07/04方框图Figure2.方框图PROGRAMCOUNTERPROGRAMFLASHINSTRUCTIONREGISTERGNDVCCINSTRUCTIONDECODERCONTROLLINESSTACKPOINTERSRAMGENERALPURPOSEREGISTERALUSTATUSREGISTERPROGRAMMINGLOGICSPI8-BITDATABUSXTAL1XTAL2RESETINTERNALOSCILLATOROSCILLATORWATCHDOGTIMERTIMINGANDCONTROLMCUCONTROLREGISTERMCUSTATUSREGISTERTIMER/COUNTERSINTERRUPTUNITEEPROMUSIUSARTANALOGCOMPARATORDATAREGISTERPORTBDATADIR.REG.PORTBDATAREGISTERPORTADATADIR.REG.PORTAPORTBDRIVERSPB0-PB7PORTADRIVERSPA0-PA2DATAREGISTERPORTDDATADIR.REG.PORTDPORTDDRIVERSPD0-PD6ON-CHIPDEBUGGERINTERNALCALIBRATEDOSCILLATOR4ATtiny2313/V2543F–AVR–07/04AVR内核具有丰富的指令集和32个通用工作寄存器。所有的寄存器都直接与算逻单元(ALU)相连接,使得一条指令可以在一个时钟周期内同时访问两个独立的寄存器。这种结构大大提高了代码效率,并且具有比普通的CISC微控制器昀高至10倍的数据吞吐率。ATtiny2313有2K字节系统内可编程Flash,128字节EEPROM,128字节SRAM,18个通用I/O口线,32个通用工作寄存器,对片内调试的单线接口,2个具有比较模式的灵活的定时器/计数器,片内/外中断,串行可编程USART,有启动状态检测器的通用串行接口,含片内振荡器的可编程看门狗定时器,以及三种可以通过软件进行选择的省电模式。工作于空闲模式时CPU停止工作,而SRAM、T/C以及中断系统继续工作;掉电模式时晶体振荡器停止振荡,所有功能除了中断和硬件复位之外都停止工作;Standby模式下只有晶体振荡器运行,使得器件只消耗极少的电流,同时具有快速启动能力。本芯片是以Atmel高密度非易失性存储器技术生产的。通过SPI串行接口或非易失性存储器编程器可对程序存储器进行系统内编程。通过将8位RISCCPU与系统内可编程的Flash集成在一个芯片内,ATtiny2313成为一个功能强大的单片机,为许多嵌入式控制应用提供了灵活而低成本的解决方案。ATtiny2313AVR具有一整套的编程与系统开发工具,包括:C语言编译器、宏汇编、程序调试器/软件仿真器、仿真器及评估板。5ATtiny2313/V2543F–AVR–07/04引脚说明VCC数字电路的电源。GND地端口A(PA2..PA0)端口A为3位双向I/O口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口A处于高阻状态。端口A也可以用做其他不同的特殊功能,请参见P51。端口B(PB7..PB0)端口B为8位双向I/O口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口B处于高阻状态。端口B也可以用做其他不同的特殊功能,请参见P51。端口D(PD6..PD0)端口D为7位双向I/O口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口D处于高阻状态。端口D也可以用做其他不同的特殊功能,请参见P54。RESET复位输入引脚。持续时间超过昀小门限时间的低电平将引起系统复位。门限时间见P32Table15。持续时间小于门限时间的脉冲不能保证可靠复位。其第二功能为PA2与dW的复位输入。XTAL1反向振荡放大器与片内时钟操作电路的输入端。XTAL1是PA0的第二功能。XTAL2反向振荡放大器的输出端。XTAL2是PA1的第二功能。代码例子本数据手册包含了一些简单的代码例子以说明如何使用芯片各个不同的功能模块。这些例子都假定在编译之前已经包含了正确的头文件。有些C编译器在头文件里并没有包含位定义,而且各个C编译器对中断处理有自己不同的处理方式。请注意查阅相关文档以获取具体的信息。声明本数据手册的典型值来源于对器件的仿真,以及其他基于相同产生工艺的AVR微控制器的标定特性。本器件经过特性化之后将给出实际的昀大值和昀小值。6ATtiny2313/V2543F–AVR–07/04AVRCPU内核介绍本节从总体上讨论AVR内核的结构。CPU的主要任务是保证程序的正确执行。因此它必须能够访问存储器、执行运算、控制外设以及处理中断。结构综述Figure3.AVR结构的方框图为了获得昀高的性能以及并行性,AVR采用了Harvard结构,具有独立的数据和程序总线。程序存储器里的指令通过一级流水线运行。CPU在执行一条指令的同时读取下一条指令(在本文称为预取)。这个概念实现了指令的单时钟周期运行。程序存储器是可以在线编程的Flash。快速访问寄存器文件包括32个8位通用工作寄存器,访问时间为一个时钟周期。从而实现了单时钟周期的ALU操作。在典型的ALU操作中,两个位于寄存器文件中的操作数同时被访问,然后执行运算,结果再被送回到寄存器文件。整个过程仅需一个时钟周期。寄存器文件里有6个寄存器可以用作3个16位的间接寻址寄存器指针以寻址数据空间,实现高效的地址运算。其中一个指针还可以作为程序存储器查询表的地址指针。这些附加的功能寄存器即为16位的X、Y、Z寄存器。FlashProgramMemoryInstructionRegisterInstructionDecoderProgramCounterControlLines32x8GeneralPurposeRegistrersALUStatusandControlI/OLinesEEPROMDataBus8-bitDataSRAMDirectAddressingIndirectAddressingInterruptUnitSPIUnitWatchdogTimerAnalogComparatorI/OModule2I/OModule1I/OModulen7ATtiny2313/V2543F–AVR–07/04ALU支持寄存器之间以及寄存器和常数之间的算术和逻辑运算。ALU也可以执行单寄存器操作。运算完成之后状态寄存器的内容得到更新以反映操作结果。程序流程通过有/无条件的跳转指令和调用指令来控制,从而直接寻址整个地址空间。大多数指令长度为16位,亦即每个程序存储器地址都包含一条16位或32位的指令。在中断和调用子程序时返回地址的程序计数器(PC)保存于堆栈之中。堆栈位于通用数据SRAM,因此其深度仅受限于SRAM的大小。在复位例程里用户首先要初始化堆栈指针SP。这个指针位于I/O空间,可以进行读写访问。数据SRAM可以通过5种不同的寻址模式进行访问。AVR存储器空间为线性的平面结构。AVR有一个灵活的中断模块。控制寄存器位于I/O空间。状态寄存器里有全局中断使能位。每个中断在中断向量表里都有独立的中断向量。各个中断的优先级与其在中断向量表的位置有关,中断向量地址越低,优先级越高。I/O存储器空间包含64个可以直接寻址的地址,作为CPU外设的控制寄存器以及其他I/O功能。映射到数据空间即为寄存器文件之后的地址0x20-0x5F。ALU-算术逻辑单元AVRALU与32个通用工作寄存器直接相连。寄存器与寄存器之间、寄存器与立即数之间的ALU运算只需要一个时钟周期。ALU操作分为3类:算术、逻辑和位操作。此外还提供了支持无/有符号数和分数乘法的乘法器。具体请参见指令集。状态寄存器状态寄存器包含了昀近执行的算术指令的结果信息。这些信息可以用来改变程序流程以实现条件操作。如指令集所述,所有ALU运算都将影响状态寄存器的内容。这样,在许多情况下就不需要专门的比较指令了,从而使系统运行更快速,代码效率更高。在进入中断服务程序时状态寄存器不会自动保存,中断返回时也不会自动恢复。这些工作需要软件来处理。8ATtiny2313/V2543F–AVR–07/04AVR中断寄存器SREG定义如下:•Bit7–I:全局中断使能I置位时使能全局中断。单独的中断使能由其他独立的控制寄存器控制。如果I清零,则不论单独中断标志置位与否,都不会产生中断。任意一个中断发生后I清零,而执行RETI指令后I恢复置位以使能中断。I也可以通过SEI和CLI指令来置位和清零。•Bit6–T:位拷
本文标题:ATtiny2313_中文
链接地址:https://www.777doc.com/doc-6437763 .html