您好,欢迎访问三七文档
第一章1.完整的计算机系统应包括配套的硬件设备和软件系统。2.计算机硬件包括运算器、控制器、存储器、输入设备和输出设备。其中运算器、控制器和存储器组成主机运算器和控制器可统称为CPU。3.基于存储程序原理的冯·诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指令。5.系统程序是指用来对整个计算机系统进行调度、管理、监视及服务的各种软件,应用程序是指用户在各自的系统中开发和应用的各种程序。6.计算机与日常使用的袖珍计算机的本质区别在于自动化程度的高低。7.为了更好地发挥计算机效率和方便用户,20世纪50年代发展了操作系统技术通过它对计算机进行管理和调度。8.指令和数据都存放在存储器中,控制器能自动识别它们。9.计算机系统没有系统软件中的操作系统就什么工作都不能做。10.在用户编程所用的各种语言中与计算机本身最为密切的语言是汇编语言。11.计算机唯一能直接执行的语言是机器语言.12.电子计算机问世至今计算机类型不断推陈出新但依然保存存储程序的特点最早提出这种观点的是冯·诺依曼。13.汇编语言是一种面向机器的语言,对机器依赖性很强,用汇编语言编制的程序执行速度比高级语言快。14.有些计算机将一部分软件永恒地存于只读存储器中称为固件。15.计算机将存储、运算逻辑运算和控制三部分合称为主机,再加上输入设备和输出设备组成了计算机硬件系统。16.1μs=10-6s,其时间是1ns的1000倍。17.计算机系统的软件可分为系统软件和应用软件,文本处理属于应用软件,汇编程序属于系统软件。18.指令的解释是由计算机的控制器来完成的,运算器用来完成算数和逻辑运算。23.存储器的容量可以用KB、MB和GB表示,它们分别代表210字节,220字节和230字节。24.计算机硬件的主要技术指标包括机器字长、存储容量、运算速度。第二章1.1946年研制成功的第一台电子计算机称为ENIAC。3.集成电路的发展,到目前为止,依次经历了小规模集成(SSI)、规模集成(MSI)、大规模集成(LSI)和超大规模集成(VLSI)四个阶段。5.数控机床是计算机在过程控制方面的应用,邮局实现信件自动分拣是计算机在模式识别方面的应用。6.人工智能研究用计算机模拟人类智力活动的有关理论与技术,模式识别研究用计算机对物体、图像、语言、文字等信息进行自动识别。7.计算机在过程控制应用中,除计算机外,A/D转换器是重要部件,它能把模拟量转换成计算机能识别的信号。10.计算机按其工艺和器件特点,大致经历了四代变化,第一代从1946年开始,采用电子管;第二代从1958年开始,采用晶体管,第三代从1965年开始,采用中小规模集成电路。第四代从1971年开始,采用大规模和超大规模集成电路。11.电子计算机的英文名是Computer,世界上第一台电子计算机命名为ENIAC,它是由宾夕法尼亚州立大学制成。12.数字计算机用来处理离散型的信息,而模拟计算机用来处理连续性的信息。13.以电压的高低来表示数值,其精度有限的计算机称为模拟计算机。14.将许多电子元件集成在一片芯片上称为IC。(用英文缩写字母表示)15.人工智能(简称AI)的目标是由人类将思考力、判断力和学习力赋予计算机。16.计算机发展至今,虽然与早期相比面貌全非,但存储程序的特点依然不变。17.操作系统最早出现在第三代计算机上。18.网络技术的应用主要有电子商务、网络教育和敏捷制造等。19.多媒体技术是计算机技术和视频、音频及通信技术集成的产物。20.在微型计算机广泛的应用领域中,财务管理属于数据处理方面的应用。21.在远程导弹系统中,将计算机嵌入到导弹内,这种计算机属于专用计算机,在计算机的应用领域中属于过程控制。22.机器人属于人工智能领域的一项重要应用。23.把各类专家丰富的知识和经验以数据形式存于知识库内,通过专用软件,根据用户查询的要求,向用户做出解答。这种系统通常被称作专家系统,属于人工智能领域的应用范畴。第三章1.在做手术过程中,医生经常将手伸出等护士将手术刀递上,待医生握紧后,护士才松手。如果把医生和护士看成是两个通信模块上述一系列动作相当于异步通信中的全互锁方式。2.按联接部件不同,总线可分为片内总线、系统总线和通信总线三种。3.系统总线是连接CPU、主存、I\O之间的信息传送线,按传输内容不同,又可分为地址线数据线和,控制线分别用来传送地址数据和控制信号、响应信号和时序信号。4.PlugandPlay的含义是即插即用。PCI总线标准具有这种功能。5.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。6.总线上的主模块是指对总线有控制权的模块,从模块是指被主模块访问的模块,只能响应从主模块发来的各种总线命令。7.总线的通信控制主要解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调如何配合通常有同步通信异步通信半同步通信和分离式通信四种。8.同步通信的主要特点是通信双方由统一时钟控制数据的传输,一般用于总线长度较短,总线上各部件存取时间比较一致的场合;异步通信的特点是通信双方没有公共的时钟标准,采用应答方式通信,一般用于总线上各部件速度不一致的场合。9.每个总线部件一般都配有三态门电路,以避免总线访问冲突,当某个部件不占用总线时,由该电路禁止向总线发出信息。10.总线同步通信影响总线效率的原因是必须按最慢速度的部件来设计公共时钟。11.在总线的异步通信方式中,通信的双方可以通过不互锁、半互锁和全互锁三种类型联络。13.按数据传送方式不同,总线可分为串行传输总线和并行传输总线。14.单向总线只能将信息从总线的一端传到另一端,不能反向传输。15.总线判优控制可分为集中式和分布式两种。16.在同步通信中,设备之间没有应答信号,数据传输在公共时钟信号的控制下进行。17.在异步通信中,没有固定的总线传输周期,通信双方通过应答(握手)信号联络。18.在计数器定时查询方式下,采用每次从上一次计数的终止点开始计数的方式,可使每个设备使用总线的优先级相等。19.总线复用技术是指不同的信号(如地址信号和数据信号)共用同一组物理学线路,分时使用,此时需配置相应的电路。20.半同步通信既有统一的时钟信号,又允许不同速度的模块和谐工作,为此需增设一条“等待”(WAIT)响应信号线。第四章填空1.主存、快速缓冲存储器、通用寄存器、磁盘、磁带都可以用来存储信息,按存取时间由快至慢排列,其顺序是通用寄存器、快速缓存寄存器、主存、磁盘、磁带。2.Cache、主存和辅存组成三级存储系统,分级的目的是提高访存速度,扩大存储容量。3.半导体静态RAM依据触发器原理存储信息,半导体动态RAM依据电容存储电荷原理存储信息。4.动态RAM依据电容存储电荷的原理存储信息,因此一般在2ms时间内必须刷新一次,刷新与行地址有关,该地址由刷新地址计数器给出。7.半导体静态RAM进行读/写操作时,必须先接受地址信号,再接受片选和读/写信号。8.欲组成一个32K*8位的存储器,当分别选用1K*4位,16K*1位,2K*8位的三种不同规格的存储芯片时,各需64、16和16片。9.欲组成一个64K*16位的存储器,若选用32K*8位的存储芯片,共需4片;若选用16K*1位的存储芯片,则需64片;若选用1K*4位的存储芯片共需256片。10.用1K*1位的存储芯片组成容量为16K*8位的存储器共需128片,若将这些芯片分装在几块板上,设每块板的容量为4K*8位,则该存储器所需的地址码总位数是14,其中2位用于选板,2位用于选片,10位用于存储芯片的片内地址。18.主存可以和缓存、辅存和CPU交换信息,辅存可以和主存交换信息,快速缓存可以和主存、CPU交换信息。19.缓存是设在CPU和主存之间的一种存储器,其速度与CPU速度匹配,其容量与缓存中数据的命中率有关。20.存储器由m(m=1,2,4,8……)个模块组成,每个模块有自己的地址和数据寄存器,若存储器采用模m编址,存储器带宽可增加到原来的m倍。21.设有八体并行低位交叉存储器,每个模块的存储容量是64K*32位,存取周期是500ns,则在500ns内,该存储器可向CPU提供256位二进制信息,比单个模块存储器的速度提高了7倍。22.使用高速缓冲存储器是为了解决CPU和主存的速度匹配问题,提高访存速度,缓存的地址对用户是透明的,存储管理主要由硬件实现。使用虚拟存储器是为了解决扩大存储器容量问题,存储管理主要由硬件和操作系统实现。后一种情况下,CPU不直接访问第二级存储器。23.主存储器容量通常以KB为单位,其中K=1024。硬件的容量通常以GB为单位,其中G=2的30次方。24.主存储器位1MB即等于1024KB。25.当我们说16位微机的主存储器容量是640KB时,表示主存储器有655360字节存储空间,地址号从0到655359。26.将主存地址映射到Cache中定位成为地址映像,将主存地址变换成Cache地址称为地址表换,当新的主存块需要调入Cache中,而它的可用地址又被占用时,需根据替换算法解决调入问题。27.主存和Cache的地址的映像方法很多,常用的有直接映像、全相联映像组相联映像三种,在存储管理上常用的替换算法是先进先出算法和近期最少使用算法。28.Cache的命中率是指CPU要访问的信息已在Cache中的比率,命中率与Cache的块长和容量有关。29.FlashMemory具有高性能、低功耗、高可靠性以及瞬时启动的能力,常作为固态盘,用于便携式电脑中。30.在Cache-主存层次的存储系统中,存储管理常用的替换算法是LRU和FIFO,前者命中率高。31.虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。32.Cache是一种高速缓冲存储器,用来解决CPU与主存之间速度不匹配的问题。现代的Cache可分为片载Cache和片外Cache两级,并将指令Cache和数据Cache分开设置。41.虚拟存储器通常由主存和辅存两级组成。为了要运行某个程序,必须把逻辑地址映射到主存的物理地址空间上,这个过程叫地址映像。42.计算机的存储结构系统通常采用层次结构。在选择各层次所用的器件时,应综合考虑速度、容量、成本、密度、能耗。43.在Cache-主存的地址映像中,全相联映像灵活性强,全相联映像成本最高。44.在写操作时,对Cache与主存单元同时修改的方法称为写直达法,若每次只暂时写入Cache,直到替换时才写入主存的方法称为写回法。45.一个n路组相联映像的Cache中,共有M块数据。当n=1时,该Cache变为直接映像;当n=M时,该Cache成为全相联映像。46.由容量为16KB的Cache和容量为16MB的主存构成的存储系统的容量为16MB。47.层次化存储器结构设计的依据是程序访问的局部性原理。48.一个四路组相联的Cache共有64块,主存共有8192块,每块32个字。则主存地址中的主存字块标记为9位,组地址为4位,字块内地址为5位。49.在虚拟存储器系统中,CPU根据指令生成的地址是逻辑地址(或虚拟地址),经过转换后的地址是物理地址(或实际地址)。第五章1.I/O接口电路通常具有选址、传送命令、传送数据和反映设备状态功能。2.I/O的编址方式可分为不统一编址和统一编址两大类,前者需有独立的I/O指令,后者可通过访存指令和设备交换信息。3.I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为立即响应、异步定时(采用应答信号)、同步定时(采用同步时标)三种。4.主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送是并行进行的。5.CPU在指令执行周期结束时刻采样中断请求信号(在开中断情况下),而在存储周期结束时刻采样DMA的总线请求信号。6.I/O与主机交换信息的方式中,程序查询方式和中断方式都需通过程序实现数据传送,其中程序查询方式体现CPU与设备是串行工作的。7.如果CPU处于开中断状态,一旦接受了中断请求,
本文标题:计算机组成原理
链接地址:https://www.777doc.com/doc-6983052 .html