您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 计算机组成与结构部分习题及答案
1计算机组成与结构部分习题及答案(仅供参考)第四章主存储器一、选择题1、关于主存下列叙述正确的是(C)A主存的速度可与CPU匹配。B内存是RAM,不包括ROMC辅存的程序调入主存中才能执行D辅存中不能存放程序,只能存放数据2、断电后将丢失信息的是(B)A)ROMB)RAMC)磁盘D)光盘3、关于主存下列叙述正确的是(A)ACPU可直接访问主存,但不能直接访问辅存BCPU可直接访问主存,也直接访问辅存CCPU不能直接访问主存,也不能直接访问辅存DCPU不能直接访问主存,但能直接访问辅存4、16K×32位存储芯片的数据线有(C)A)5条B)14条C)32条D)46条5、16K×32位存储芯片的地址线有(B)A)5条B)14条C)32条D)46条6、半导体静态存储器SRAM的存储原理是(A)A)依靠双稳态电路保存信息B)依靠定时刷新保存信息C)依靠读后再生保存信息D)信息存入后不在变化7、动态RAM是指(C)A)存储内容动态变化B)需动态改变访问地址C)需对存储内容定时动态刷新D)每次读都要重写动态RAM的基本单元电路。常见的动态RAM基本单元电路有三管式和单管式两种,它们的共同特点都是靠电容存储电荷的原理来寄存信息的。若电容上存有足够多的电荷表示存“1”,电容上无电荷表示存“0”。电容上的电荷一般只能维持1~2ms,因此即使电源不掉电信息也会自动消失。为此,必须在2ms内对其所有存储单元恢复一次原状态,这个过程叫再生或刷新。由于它与静态RAM相比,具有集成度更高、功耗更低等特点,因此目前被各类计算机广泛应用。由Tl、T2,T3三个MOS管组成的三管MOS动态RAM基本单元电路:读出时,先预充电使读数据线达高电平VDD,然后由读选择线打开T2,若Tl的极间电荷Cg存有足够多的电荷(被认为原存“1”),使T1导通,则因T2、Tl导通接地,使读数据线降为零电平,读出“0”信息。若Cg没足够电荷(原存“0”),则T1截止,读数据线为高电平不变,读出“1”信息。可见,由读出线的高低电平可区分其是读“1”,还是读“0”,只是它与原存信息反相。写入时,将写入信号加到写数据线上,然后由写选择线打开T3,这样,Cg便能随输入信息充电(写“1”)或放电(写“0”)。为了提高集成度,将三管电路进一步简化,去掉Tl,把信息存在电容Cs上,将T2、T3合并成一个管子T,得单管MOS动态RAM基本单元电路。读出时,字线上的高电平使T导通,若Cs有电荷,经T管在数据线上产生电流,可视为读出“1”。若Cs无电荷,则数据线上无电流,可视为读出“0”。读操作结束时,Cs的电荷已泄放完毕,故是破坏性读出,必须重写。8、计算机主存储器读写的时间数量级为(D)A)秒B)毫秒C)微秒D)纳秒9、计算机主存由(D)2A)RAM组成B)ROM组成C)ROM与RAM组成D)内存与外存组成10、用户程序所放的主存空间属于(B)A)RAMB)ROMC)ROM与RAMD)内存与外存11、在下列存储器中,(A)可以作为主存储器。A半导体存储器B硬盘C光盘D磁带12、关于主存,以下叙述正确的是(A)A主存比辅存小,但速度快。B主存比辅存大,且速度快。C主存比辅存小,且速度慢。D主存比辅存大,但速度慢。13、EPROM是指(D)A.随机读写存储器B.只读存储器C.可编程只读存储器D.紫外光可擦除可编程只读存储器14、下列说法正确的是(C)A.半导体RAM信息可读可写,且断电后仍能保持记忆B.半导体RAM属易失性存储器,而静态RAM的存储信息是不易失的C.静态RAM、动态RAM都属易失性存储器,前者在电源不掉时,不易失D.静态RAM不用刷新,且集成度比动态RAM高,所以计算机系统上常使用它15、CPU不能直接访问的是(D)A.RAMB.ROMC.内存D.外存16、存储器的字线是(A)A.存储体与读写电路连接的数据线.它们通过读写电路传送或接收数据寄存器的信息.一个数据寄存器的位数正好是机器字长,故称为字线B.存储器的数据线.其线数正好与数据寄存器的位数相对应C.经地址译码器译码之后的存储单元的地址线D.以上三种说法都不对17、CPU可随机访问的存储器是(B)A。光盘存储器B。主存储器C。磁盘存储器D。磁带存储器18、和MOS和RAM比较,双极型RAM的特点是(A)A。速度快,集成度低,位功耗高B。速度快,集成度高,位功耗高C。速度快,集成度低,位功耗低C。速度慢,集成度高,位功耗底19、字位结构为1M*4位的DRAM存储芯片,其地址引脚与数据引脚之和为(C)A。28B。14C。24D。12二、填空题1、1GB=1024MB=1024*1024KB=1024*1024*1024B.2、计算机中的存储器用于存放程序和数据。3、主存储器的主要性能指标有主存容量主存容量、存储器存取时间、存储周期时间。4、要组成容量为4Kⅹ8位的存储器,需要__8___片4Kⅹ1位的静态RAM芯片并联,或者需要_4__片1Kⅹ8位的静态RAM芯片串联。5、静态RAM是利用触发器电路的两个稳定状态来表示信息“0”和“1”,故在不断开电源时,可以长久保持信息;动态RAM利用电容器上存储的电荷来表示信息“0”和“1”,因此需要不断进行刷新。三、简答题1、简述SRAM与DRAM的主要区别。DRAM的优点:31.DRAM的功耗仅为SRAM的1/62.DRAM的价格仅为SRAM的1/4DRAM的缺点1.DRAM由于使用动态元件(电容),速度比SRAM低。2.DRAM内容需要再生,故需配置再生电路因此,容量不大的高速存储器大多用静态RAM实现,如高速缓存(Cache)。SRAM的存储单元由双稳态触发器构成,它不需要刷新,读出之后不需要重写2、在已有的芯片基础上,如何进行位扩充、如何进行字扩充。位扩充:连接方式是将多片存储器的地址线、片选CS、读写控制端R/W相应并联,数据端分别引出。1)地址的总位数不变,总存储器字容量(字数量)不变。例如,芯片的地址线是A0~A13,存储器的地址总线还是A0~A13。2)数据线的位数增加,增加的数量等于各芯片位数之和。例如,共两个芯片,每个芯片4位,总存储器的数据总线是8位。•字扩展:只在字向扩充,而位数不变。•将各芯片的地址线、数据线、读写控制线相应并联,而由片选信号来区分各芯片的地址范围。1)地址的总位数增加,总存储器字容量增加。字容量增加等于各芯片字容量乘以芯片个数。例如,芯片的字容量是16K,4个芯片,总存储器的字容量为4×16K=64K。2)数据线的位数不变,总存储器的数据总线位数等于各芯片位数。例如,共4芯片,每个芯片8位,总存储器的数据总线是8位。第五章指令系统一、选择题1、指令系统采用不同寻址方式的目的是(B)A)增加内存容量B)缩短指令长度、扩大寻址空间C)提高访问内存的速度D)简化指令译码电路2、指令操作所需的数据不会..来自(D)A)寄存器B)指令本身C)主存中D)控制存储器3、关于机器指令的叙述不正确...的是(D)A)机器指令系统是计算机所具有的全部指令的集合。B)机器指令通常包括操作码、地址码两部分,按地址个数分为零地址指令、一地址指令、二地址指令、三地址指令。C)机器指令的长度取决于操作码长度、操作数地址长度、操作数个数。D)系列计算机是指指令系统完全相同、基本体系结构相同的一系列计算机。4、下列说法不正确...的是(C)A)变址寻址时,有效数据存放在主存。B)堆栈是先进后出的随机存储器。C)堆栈指针SP的内容表示当前堆栈内所存放的数据个数。D)内存中指令的寻址和数据的寻址是交替进行的。5、关于寻址方式的叙述不正确...的是(D)A)寻址方式是指确定本条指令中数据的地址或下一条指令地址的方法。B)在指令的地址字段中直接指出操作数本身的寻址方式称为立即寻址方式C)基址寻址用于为数据和程序分配存储区域,支持多道程序和程序浮动。D)变址寻址与基址寻址类似,没有本质的区别。6、在相对寻址方式中,若指令中的地址码为X,则操作数的地址为(B)4A)XB)(PC)+XC)X+段地址D)X+变址寄存器7、堆栈中保持不变的是(B)A)栈顶B)栈底C)堆栈指针D)栈中的数据8、设变址寄存器为X,形式地址为D,(X)表示寄存器中的内容,变址寻址方式的有效地址可表示为(A)A)EA=(X)+DB)EA=(X)+(D)C)EA=((X)+D)D)EA=((X)+(D))9、程序控制类的指令的功能是(D)A)算术运算和逻辑运算。B)主存和CPU之间的数据交换。C)I/O和CPU之间的数据交换。D)改变程序执行顺序。10、设寄存器R的内容(R)=1000H,内存单元1000H的内容为2000H,内存单元2000H的内容为3000H,PC的值为4000H,采用相对寻址方式,形式地址为-2000H的操作数是(C)A)1000HB)2000HC)3000HD)4000H11、下列几项不符合...RISC特点的是(C)A)指令长度固定,指令种类少。B)寻址方式种类尽量多,指令功能尽可能强。C)选取使用率高的一些简单指令,以及很有用但不复杂的指令。D)增加寄存器数目,尽量减少访存操作。12、移位操作中移出的位存入(C)A零标志位B溢出标志位C进位标志位D符号位13、零地址指令的操作数一般隐含在(C)中。A磁盘B磁带C寄存器D光盘14、为了缩短指令中某个地址段的位数,有效的方法是采取(D)。A立即寻址B变址寻址C间接寻址D寄存器寻址15、堆栈指针SP的内容是(B)。A栈顶单元内容B栈顶单元地址C栈底单元内容D栈底单元地址16、假设寄存器R中的数为200,主存地址为200和300的存储单元中存放的内容分别是300和400,若访问到的操作数为200,则所采用的寻址方式为(A)。A立即寻址200B寄存器间接寻址(R)C存储器间接寻址(200)D直接寻址20017、算术右移指令的操作是(B)。A符号位填0,并顺序右移一位,最低位移入进位标志位。B符号位不变,并顺序右移一位,最低位移入进位标志位。C符号位填1,并顺序右移一位,最低位移入进位标志位。D进位标志位填至符号位,并顺序右移一位,最低位移入进位标志位。18.以下的(C)不能支持数值处理。A.算术运算类指令B.移位操作类指令C.字符串处理类指令D.输入输出类指令19.如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为(B)。A、立即寻址B、直接寻址C、间接寻址D、寄存器寻址20、设指令中的地址码为A,变址寄存器为X,程序计数器为PC,则变址寻址方式的操作数...地址..为(D)A。(PC)+AB。(A)+(X)C。(A+X)D。A+(X)521、采用扩展操作码的重要原则是(B)A。操作码长度可变B。使用频度高的指令采用短操作码C。使用频度低的指令采用短操作码D。满足整数边界原则二、填空题1.一台计算机所具有的所有机器指令的集合称为指令系统。它是计算机硬件与软件的接口。2.转移指令执行结束后,目标地址可放在任意寄存器中。否(是/否)。3.补码进行算术右移的规则是:不论数的正负,连同符号位将数右移一位,并保持符号位不变。4.N位操作码最多可表示条指令5.根据指令中地址字段的数目,指令可分为:零地址指令、一地址指令、二地址指令、三地址指令、多地址指令。6.在变址寄存器寻址方式中,有效地址=(变址寄存器)+(基址寄存器)*+地址码A。7.使用不同寻址方式的目的是缩短指令长度,扩大寻址空间,提高编程灵活性。8.程序控制类指令的功能是控制程序执行顺序。9.精简指令集计算机的特点是所有频繁使用的简单指令都能在一个机器周期内执行完。10、指令系统的优化表示有两个截然相反的方向RISC和CISC。三、简答题1、什么是指令?解:即用二进制代码组成的指令,一条机器指令控制计算机完成一个基本操作。2、试比较寄存器寻址和寄存器间接寻址。解:寄存器寻址方式其操作数就在这一寄存器中...........;存器间接寻址其有效地址在内存中,操作数也在内存中,所以后者寻找操作数较慢。3、根据操作数所在的位置,指出其寻址方式的名称。1)操作数在寄存器中2)操作数的地址在寄存器
本文标题:计算机组成与结构部分习题及答案
链接地址:https://www.777doc.com/doc-6983193 .html