您好,欢迎访问三七文档
当前位置:首页 > IT计算机/网络 > 其它相关文档 > 计算机组成原理试题及答案
1计算机组成原理题集含答案题库题目总数:293第一章单选题1、控制器、运算器和存储器合起来一般称为(主机):I/O部件内存储器外存储器主机2、冯•诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为(外围设备):I/O系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是(机器语言):高级语言汇编语言机器语言符号语言判断题25、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对)8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对)填空题9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。简答题14、什么是存储容量?什么是单元地址?存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。15、什么是外存?简述其功能。外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。16、什么是内存?简述其功能。内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。18、什么是适配器?简述其功能。适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。319、什么是CPU?简述其功能。运算器和控制器合在一起称为中央处理器,简称CPU,它用来控制计算机及进行算术逻辑运算。20、冯诺依曼体系结构要点二进制;存储程序顺序执行;硬件由运算器、控制器、存储器、输入设备、输出设备组成。第二章单选题1、下列数中最小的数为(c):101001B52Q29D233H2、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是(c):-127-32-125-33、若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是(b)码:原补反移4、某数在计算机中用8421BCD码表示为011110001001,其真值是:(a)789D789H1887D411110001001B5、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!中,且x=-8.25,则FR1的内容是(a)C1040000HC2420000HC1840000HC1C20000H6、不属于ALU的部件有(d)加法器或乘法器移位器逻辑运算部件指令寄存器7、处理器中的ALU采用(b)来实现时序电路组合逻辑电路控制电路模拟电路8、当且仅当(a)发生时,称为浮点数溢出(上溢)阶码上溢尾数上溢尾数与阶码同时上溢尾数或阶码上溢9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是(b)(注:选项中[]内的值为上标)5-1.125*2[10]-1.125*2[11]-0.125*2[10]-0.125*2[11]10、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。则此时R1中的内容以16进制表示是(b)FBC0HFFBCH0FBCH87BCH11、补码表示的8位二进制定点小数所能表示数值的范围是(b)-0.1111111B~0.1111111B-1.0000000B~0.1111111B-0.1111111B~1.0000000B-1.0000000B~1.0000000B12、下列数中最大的是(a)10000000B125O10000110(BCD码)55H13、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:(b)+(1-2-32)+(1-2-31)2-3262-3114、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:(c)阶符与数符相同为规格化数阶符与数符相异为规格化数数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相同为规格化数15、算术/逻辑运算单元74181ALU可完成:(c)16种算术运算功能16种逻辑运算功能16种算术运算功能和16种逻辑运算功能4位乘法运算和除法运算功能判断题16、ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位,共表示512种字符。(错)17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。(对)18、机器码是信息在计算机中的二进制表示形式。(对)填空题19、设有七位二进制信息码0110101,则低位增设偶校验码后的代码为(01101010)。20、两个BCD码相加,当结果大于9时,修正的方法是将结果(加6),并产生进位输出。21、浮点运算器由(阶码运算器)和(尾数运算器)组成,它们都是(定点)运算器。只要求能执行(阶码运算器)运算,而(加法和减法)要求能进行(位数运算器)运算。22、现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有(单总线结构)、(双总线结构)和(三总线结构)三种形式。23、提高加法器运算速度的关键是(降低进位信号的传播时间)。先行进位的含义是(低有效位的进位信号可以直接向最高位传递)。24、对阶时,使(小)阶向(大)阶看齐,使(小)阶的尾数向(右)移位,每(右)移一位,其阶码加一,直到两数的阶码相等为止。725、在进行浮点加法运算时,需要完成为(0操作数检查)、(阶码加/减操作)、(尾数乘/除操作)、(结果规格化)、(舍入处理)和(确定积的符号)等步骤。26、按IEEE754规范,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成,其中的值等于指数的加上一个固定。27、移码表示法主要用于表示(浮点数)的阶码E,以利于比较两个(指数)的大小和(对阶)操作。28、(26H或63H)异或135O的值为(58D)。29、为了提高运算器的速度,可以采用(先行)进位、(阵列)乘除法、流水线等并行措施。30、设机器数字长为8位(含1符号位),若机器数为81H(十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为(-1)、(-127)、(-126)和(1)计算题31、X的补码为:10101101,用负权的概念计算X的真值。X=1*+1*+1*+1*+1*+=-8332、已知A=2[-101]×(-0.1010000),B=2[-100]×0.1110110,按浮点运算方法计算A+B.(方括号内是阶码)11100;00.100111033、设浮点数字长16位,其中阶码4位(含1位阶符),尾数12位(含1位数符),将51/128转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。并给出此浮点数格式的规格数表示范围。正确答案:0,111;0.11001100000正数2[-9]~2[7]*(1-2[-11])负数34、设阶为5位(包括2位阶符),尾数为8位(包括2位数符),阶码、尾数均用补码表示,完8成下列取值的[X+Y],[X-Y]运算:(1)X=2-011×0.100101Y=2-010×(-0.011110)1)将y规格化得:y=×(-0.111100)[x]浮=1101,00.100101[y]浮=1101,11.000100[-y]浮=1101,00.111100①对阶[ΔE]补=[Ex]补+[-Ey]补=1101+0011=0000∴Ex=Ey②尾数相加相加相减00.10010100.100101+11.000100+00.111100--------------------------11.10100101.100001[x+y]浮=1101,11.101001左规[x+y]浮=1100,11.010010∴x+y=×(-0.101110)[x-y]浮=1101,01.100001右规[x-y]浮=1110,00.1100001舍入处理得[x-y]浮=1110,00.110001∴x-y=×0.11000135、已知X和Y,用变形补码计算X-Y,同时指出运算结果是否溢出。(1)X=0.11011Y=-0.11111(2)X=0.10111Y=0.11011(3)X=0.11011Y=-0.10011解:(1)先写出x和y的变形补码,再计算它们的差[x]补=00.11011[y]补=11.00001[-y]补=00.11111[x-y]补=[x]补+[-y]补=00.11011+00.11111=01.11010∵运算结果双符号不相等∴为正溢出X-Y=+1.1101B(2)先写出x和y的变形补码,再计算它们的差[x]补=00.10111[y]补=00.11011[-y]补=11.00101[x-y]补=00.10111+11.00101=11.11100∴x-y=-0.001B无溢出(3)先写出x和y的变形补码,再计算它们的差[x]补=00.11011[y]补=11.01101[-y]补=00.10011[x-y]补=[x]补+[-y]补=00.11011+00.10011=01.01110∵运算结果双符号不相等∴为正溢出X-Y=+1.0111B36、已知X和Y,用变形补码计算X+Y,同时指出运算结果是否溢出。(1)X=0.11011Y=0.00011(2)X=0.11011Y=-0.10101(3)X=-0.10110Y=-0.00001解:(1)先写出x和y的变形补码再计算它们的和[x]补=00.11011[y]补=00.00011[x+y]补=[x]补+[y]补=00.11011+00.00011=0.11110∴x+y=0.1111B无溢出。(2)9先写出x和y的变形补码再计算它们的和[x]补=00.11011[y]补=11.01011[x+y]补=[x]补+[y]补=00.11011+11.01011=00.00110∴x+y=0.0011B无溢出。(3)先写出x和y的变形补码再计算它们的和[x]补=11.01010[y]补=11.11111[x+y]补=[x]补+[y]补=11.01010+11.11111=11.01001∴x+y=-0.10111B无溢出37、写出十进制数-5的IEEE754编码。写出十进制数-5的IEEE754编码简答题38、某加法器进位链小组信号为C4C3C2C1,低位来的信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。(1)串行进位方式(2)并行进位方式解:(1)串行进位方式:C1=G1+P1C0其中:G1=A1B1,P1=A1⊕B1C2=G2+P2C1G2=A2B2,P2=A2⊕B2C3=G3+P3C2G3=A3B3,P3=A3⊕B3C4=G4+P4C3G4=A4B4,P4=A4⊕B4(2)并行进位方式:C1=G1+P1C0C2=G2+P2G1+P2P1C0C3=G3+P3G2+P3P2G1+P3P2P1C0C4=G4+P4
本文标题:计算机组成原理试题及答案
链接地址:https://www.777doc.com/doc-6983333 .html