您好,欢迎访问三七文档
当前位置:首页 > 行业资料 > 其它行业文档 > 数字电路试题五套(含答案)
《数字电子技术》试卷一一、填空(每空1分,共25分)1、(10110)2=()10=()16(28)10=()2=()16(56)10=()8421BCD2、最基本的门电路是:、、。3、有N个变量组成的最小项有个。4、基本RS触发器的特征方程为_______,约束条件是__.5、若存储器的容量是256×4RAM,该RAM有___存储单元,有字,字长_____位,地址线根。6、用N位移位寄存器构成的扭环形计数器的模是________.7、若令JK触发器的J=K=T则构成的触发器为_______.8、如图所示,Y=。9、如图所示逻辑电路的输出Y=。10、已知Y=DACBCBA,则Y=,Y/=。11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。二、化简(每小题5分,共20分)1、公式法化简(1)Y=ABCABCBCBCA(2)YABCABC2、用卡诺图法化简下列逻辑函数(1)YBCDBCACDABD(2)(1,3,4,9,11,12,14,15)(5,6,7,13)mdY三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)PQAQBQCQDCT74LS161LDCPABCDCrrCQA、QB、QC、QD:数据输出端;A、B、C、D:数据输入端;P、T:计数选通端;rC:异步复位端;CP:时钟控制输入端;DL:同步并置数控制端;C:位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C;8421(01010110)BCD。2、与、或、非。3、2N。4、10nnQSRQRS5、1024、256、4位、8根。6、2N。7、T触发器。8、Y=A+B。9、YABCD10、()()()YABBCACD;Y/=()()()ABBCACD11、即刻输入、即刻输出;输入信号、原来状态。二、化简(每小题5分,共20分)1、公式法:YAC;1Y2、卡诺图法:YBCBD;YBD三、(本题10分)四、(本题15分)反馈置“0”法:五、(本题15分)解:根据设计要求,设输入变量为A(主评判员)、B、C(副评判员)=1时,认为合格;A、B、C=0时认为不合格;输出变量为L=1通过,L=0不通过。六、(本题15分)《数字电子技术》试卷二一、填空(每空1分,共20分)1、(1001101)2=()10=()8=()16;(27)10=()8421BCD。2、客观事物的最基本的逻辑关系有____逻辑____逻辑和_____逻辑三种。3、函数1FABBC=+的反演式1F=;函数2FABC=+的对偶式'2F=。4、51个“1”连续进行异或运算,其结果是。5、基本R-S触发器的特征方程为_______;约束条件是。6、按照逻辑功能的不同特点,数字电路可分为______________、_____________两大类。7、J-K触发器,当J=K=0时,触发器处于_________状态;J=0、K=1时,触发器状态为________;K=0、J=1时,触发器状态为_________;J=K=1时,触发器状态__________。8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。二、化简(每题5分,共20分)1、用公式法化简下列逻辑函数。1)ABBAABBAF)(2)FABADBDBCE=+++2、用卡诺图法化简下列逻辑函数。1)mF(0,2,3,4,8,10,11)2)mF(0,1,4,9,12,)+d(2,3,6,10,11,14)三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表如下所示。(16分)六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)《数字电子技术》试卷二参考答案一、填空(每空1分,共20分)1、77,115,4D,00100111。2、与、或、非。3、()()ABBC++,()ABC+。4、1。5、1nnQSRQ+=+,1RS+=(或RS=0)。6、组合逻辑电路,时序逻辑电路。7、保持,置“0”,置“1”,翻转(或计数)。8、6,7。二、化简(每题5分,共20分)1、1)F=A+B2)FADB=+2、1)FBDBCACD=++2)FABBDBD=++《数字电子技术》试卷三一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。2.在逻辑电路中,三极管通常工作在和状态。3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。5.TTL集成JK触发器正常工作时,其dR和dS端应接电平。6.单稳态触发器有两个工作状态和,其中是暂时的。7.一般ADC的转换过程由、、和4个步骤来完成。8.存储器的存储容量是指。某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。一、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。()2.寄存器属于组合逻辑电路。()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()5.PLA的与阵列和或阵列均可编程。()6.八路数据分配器的地址输入(选择控制)端有8个。()7.关门电平UOFF是允许的最大输入高电平。()8.最常见的单片集成DAC属于倒T型电阻网络DAC。()三、选择题(共16分,每题2分)1.离散的,不连续的信号,称为()。A.模拟信号B.数字信号2.组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器3.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYY的值是()。A.111B.010C.000D.1014.十六路数据选择器的地址输入(选择控制)端有()个。A.16B.2C.4D.85.一位8421BCD码译码器的数据输入线与译码输出线的组合是()。A.4:6B.1:10C.4:10D.2:46.常用的数字万用表中的A/D转换器是()。A.逐次逼近型ADCB.双积分ADCC.并联比较型ADC7.ROM属于()。A.组合逻辑电路B.时序逻辑电路8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000四、综合题(32分)1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)Z=CBACBABABC=02、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分)例:与门Y=AB(a)(b)(c)(a)(b)(c)(d)(d)3、分析下列电路是几进制的计数器。(10分)4、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电=1YBA&YBA&BAYENCuOuICTG路,(3)画出相应的输出波形。(5分)555定时器功能表输入输出DRTH(uI1)TR(uI2)uOVTD状态0××低导通123VCC13VCC高截止123VCC13VCC不变不变123VCC13VCC低导通五、设计题(17分)1、试用3线—8线译码器74LS138和门电路实现下列函数。(10分)Z(A、B、C)=AB+AC2、74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7分)74LS161逻辑功能表DTHOUTVSSCO0.01μFuOuIVCC12345678VCC555TRDRSTAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS13813VCC23VCCuo00uItt《数字电子技术》试卷三答案一、填空题(共19分,每空1分)组合逻辑电路、时序逻辑电路1.饱和、截止2.0100000001103.A和B两个、YAB、YAB、YA=B4.高5.稳态、暂稳态、暂稳态6.采样、保持、量化、编码7.存储单元的总和、215×4二、判断题(共16分,每题2分)1.×2.×3.√4.√5.√6.×7.×8.√三、选择题(共16分,每题2分)1.B2.A3.C4.C5.C6.B7.A8.A四、综合题1、解(1)真值表(2分)(2)卡诺图化简(3分)CRLDCTPCTTCPQ3Q2Q1Q001111×0111××0×1×××01×××0000D3D2D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法计数CRLDCTPCTTD3D2D1D0Q3Q2Q1Q0CO74LS161CPCP&“1”“1”“1”ABCZ000000110101011×100110111100111×(3)逻辑图(表达式2分,逻辑图2分)Z=CBABA=A⊕B+CBC=02、解(a)异或门Y=BABA=A⊕B(2分)(b)集电极开路与非门Y=BA(2分)(c)三态门EN=0时,Y=BA;EN=1时,Y=高阻抗(2分)(d)CMOS传输门C=1、C=0时,uO=uI(2分)3、解:nn0010101,1,,JKJQKQ10ZQQ(1分)nn+1n()QJQKQCPn+1nnnnn00000000Q11()JQKQQQQCPn+1nnnnnn111110101Q()JQKQQQQQCP(2分)状态表(3分)CPn1Qn0Qn+11Qn+10QZ000010101100210110311001归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)4、=1≥1ZCBA10BCA01001011××111100011011Q1Q0/Z/1/0/0/0(2分)五、设计题目1、解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+ABC=m1+m3+m6+m7=7631mmmm(5分)(5分)2、(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(1分)(2)该电路构成同步十进制加法计数器。(2分)(3)状态图(4分)0000000110011000101000110111001001010110010087654231910STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z13VCC23VCuo00uItt《数字电子技术》试卷四一、填空题:(15×2=30分)1.完成数制转换(101011111)2=()16=()8421BCD,(3B)16=()10=()8421BCD2.三种基本的逻辑运算关系是、、。3.Z=AB+AC的对偶式为。4.晶体三极管有三种工作状态:、、,在数字电路中三极管一般作为开关元件使用,即工作在和。5.存储8位二进制信息,要个触发器。6.JK触发器特征方程为。二、单项选择题:(5×3=1
本文标题:数字电路试题五套(含答案)
链接地址:https://www.777doc.com/doc-7006107 .html