您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 基于Multisim的数字时钟设计(定稿)..
基于Multisim的数字时钟设计第1页共9页基于Multisim的数字时钟设计赵娟(安庆师范学院物理与电气工程学院安徽安庆246011)指导老师:朱德权摘要:本文首先使用Multisim10.0创建了数字时钟的总电路图,然后用该软件中的仿真功能进行仿真。数字时钟是一种用数字电路技术实现时、分、秒计时的一种装置。设计中考虑到一个数字时钟需要振荡器,计数器,译码器和显示器,精确时间到“时”“分”“秒”,并具有通过数字显示的功能。数字时钟应用广泛,具有走时精确,方便简单等优点。在实际生活着有着非常现实且重要的意义。在本文中,Multisim10.0的基础上设计的数字钟,由数字集成电路,数码显示管组成。关键词:数字钟,振荡器,计数器译码,显示,仿真1引言时间对于人们来说总是那么的宝贵,工作的忙碌性和繁杂性容易使人们忘记当前的时间。于是,20世纪末,,电子技术有了飞快地发展,不仅在通信技术上用数字信号替代模拟信号,数字时钟相比模拟钟能给人一种一目了然的感觉,它不仅可以同时显示时、分和秒。数字时钟具有走时精确,方便简单等优点。对于Multisim软件进行数字时钟的设计和仿真。数字钟是一种用数字电路技术实现时、分、秒计时的装置,钟表的数字化给人们生产生活带来了极大的方便,而且与传统的机械钟相比,它具有走时准确、显示直观、无机械传动、无需人的经常调整等优点。数字钟的设计涉及到模拟电子与数字电子技术,其中绝大部分是数字部分、逻辑门电路、数字逻辑表达式、计算真值表与逻辑函数间的关系、编码器、译码器显示等基本原理。现在主要用各种芯片实现其功能,更加方便和准确。Multisim10.0作为一种高效的设计与仿真平台。其强大的虚拟仪器库和软件仿真功能,为电路设计提供了先进的设计理念和方法。2设计思路1).由秒时钟信号发生器、计时电路构成电路。2).秒时钟信号发生器可由555定时器构成。3).计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。3主要内容熟悉Multisim10.0仿真软件的应用;设计一个数字时钟,能独立完成整个系统的设计;用Multisim10.0仿真实现数字时钟的功能。4数字时钟模块设计数字时钟电路主要由时、分、秒三部分组成,秒时钟电路主要由秒脉冲信号发生器、计数器、译码器、数码管组成,秒计数周期60s。同样分时钟电路由计数器、译码器、数码管组成,计数周期为60min,与秒时钟电路不同的是脉冲信号由秒时钟电路提供。时时钟电路采用同样的设计,计数周期为24h。4.1数字时钟秒脉冲信号的设计振荡器可由晶振组成,也可以由555与RC组成的多谐振荡器组合而成。由555定时器得到1Hz的脉冲,功能主要是产生标准秒脉冲信号和提供功能扩展电路所需要的信号。基于Multisim的数字时钟设计第2页共9页由555定时器构成的1Hz秒时钟信号发生器,下面的电路图产生1Hz的脉冲信号作为总电路的初输入时钟脉冲。由555定时器得到1Hz的脉冲,功能主要是产生标准秒脉冲信号和提供功能扩展电路所需要的信号。图1秒时钟信号发生器利用555多谐振荡器,优点:555内部的比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电源电压和温度变化的影响很小。缺点:要精确输出1Hz脉冲,对电容和电阻的数值精度要求很高,所以输出脉冲既不够准确也不够稳定.4.2器件74LS160分析在数字钟的控制电路中,分和秒的控制都是一样的,都是由一个十进制计数器和一个六进制计数器串联而成的,在电路的设计中采用的是统一的器件74LS160D的反馈置数法来实现十进制功能和六进制功能,根据74LS160D的结构把输出端的0110(十进制为6)用一个与非门74LS00引到CLR端便可置0,这样就实现了六进制计数。由两片十进制同步加法计数器74LS160级联产生,采用的是异步清零法。表174LS160真值表CLRLOADENPENTCLKABCDQAQBQCQD0XXXXXXXX000010XX↑XXXXABCD1111↑XXXX计数基于Multisim的数字时钟设计第3页共9页图274LS160N同样,在输出端的1001(十进制为9)用一个与非门74LS00引到Load端便可置0,这样就实现了十进制计数。在分和秒的进位时,用秒计数器的Load端接分计数器的CLK控制时钟脉冲,脉冲在上升沿时计数器开始计数。时计数器可由两个十进制计数器串接并通过反馈接成二十四制计数器。由计数器得到的4位二进制码的必须通过译码后转为人们习惯的数字显示。如12:54:30的二进制码为00010010:01010100:00110000。秒信号经秒计数器、分计数器、时计数器之后,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时输出信号,然后送至显示电路,以便实现用数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,而“时”计数器应为二十四进制。采用10进制计数器74LS160来实现时间计数单元的计数功能。4.3计数器设计4.3.1六十进制计数器对于74LS160计数,如图所示,分、秒计数电路由以下电路组成。两片74LS160,再加上一片74LS13,从而构成60进制计数。如图所示当十位U4计数为2,个位U5计数为5时电路如下:图3六十进制计数器基于Multisim的数字时钟设计第4页共9页4.3.2二十四进制计数器时计时电路与分、秒计时电路相比,首先就是触发信号来源于分计时电路的进位,其计时范围为0-23。故在前面的基础上只需修改计时范围即可。如图所示,时计数电路由U4和U5俩部分组成。当时个位U5计数为8,时十位U4计数为0时电路如下图所示:图4二十四进制计数器4.4计时电路设计4.4.1秒计时电路的设计秒计时电路计数周期为60s,触发信号由秒脉冲信号发生器提供,当计数值为59时,下一次触发信号输入时,向前进位并对计数值清零同时开始进入下一个计数周期。秒计时电路如下图:基于Multisim的数字时钟设计第5页共9页图5秒计时电路分计时电路与秒计时电路大致相同。4.4.2时计时电路的设计在数字电子时钟中,时计时电路计数周期为24h,当触发信号输入时,计数器计数1,当计数值达到23时,下一个触发信号输入时,计数器清零同时开始进入下一个计数周期。时计时电路的电路设计原理图如下图6时计时电路基于Multisim的数字时钟设计第6页共9页4.5数字时钟电路总设计数字时钟系统组成利用上面的六十进制和二十四进制计数器子电路构成的数字钟系统如图所示图7数字电路系统以上电路可完成计时周期为24h,可以准确计时,具有“时”(00-23)“分”(00-59)“秒”(00-59)数字显示。4.6电路误差分析基于Multisim的数字时钟设计第7页共9页由于555振荡器的振荡频率受电源电压和温度变化的影响,而且要精确输出1Hz脉冲,对电容和电阻的数值精度要求很高,输出脉冲既不够准确也不够稳定,导致后续整体电路都产生了误差,使得计时时间不够精准。所以调试时有的器件在理论上可行,但在实际运行中无法看到与理论完全相符合的结果,所以需要调整很多器件的参数,有时无法找出错误便更换器件重新接线以使电路正常运行。Multisim10.0软件有时会出问题,在理论上可行的电路在调试中未必能精确显示,这就需要耐心、仔细地分析和解决问题,不断地尝试才能得出。在仿真过程中发现电路通过模拟仿真分析,不符合设计要求,可通过逐渐改变元器件参数,或更改元器件型号,使设计符合要求,最终确定出元器件参数。并可对更改的电路立即进行仿真分析,观察虚拟结果是否满足设计要求。在此次仿真中就是经过各器件参数的调试以及电路图的略微改进,使得显示结果才慢慢偏向于真实精确的数值。5仿真调试基于Multisim10的数字电子钟的设计实现了基本的时钟计时,然后将时,分,秒的各个部分连接在一起的整机连调的电路图在multisim10.0平台上进行仿真。Multisim10.0是一个电路原理设计、电路功能测试的虚拟仿真软件,其元器件库提供数千种电路元器件供实验选用,同时也可以新建或扩充已有的元器件库。有超强板级的模拟/数字电路板的设计工作。它包含了电路原理图的图形输入、电路硬件描述语言输入方式,具有丰富的仿真分析能力。Multisim10.0软件进行设计仿真分析的基本步骤为:设计创建仿真电路、原理图电路图、选项的设置、使用仿真仪器、设定仿真分析方法,启动Multisim10.0仿真。仿真分析开始前可双击仪器图标打开仪器面板。准备观察被测试波形。按下程序窗口右上角的启动/停止开关状态为1,仿真分析开始。若再次按下,启动/停止升关状态为0,仿真分析停止。电路启动后,需要调整示波器的时基和通道控制,使波形显示正常。6结论由555定时器、秒计数器、分计数器、时计数器、显示数码管设计了数字时钟电路,经过仿真得出较理想的结果,说明电路图及思路是正确的,可以实现所要求的基本功能:计时、显示精确到秒、时、分。振荡器的仿真可以直接运行,然后用示波器观察现象便可。调试时有的器件在理论上可行,但在实际运行中就无法看到理想的效果。如果以上设计的电路通过模拟仿真分析,不符合设计要求,可通过逐渐改变元器件参数,或更改元器件型号,使设计符合要求,最终确定出元器件参数。并可对更改的电路立即进行仿真分析,观察虚拟结果是否满足设计要求。这就需要耐心、仔细地分析和解决问题,不断地尝试才能得出参考文献[1]Multisim的用户手册.[2]梁宗善,电子技术基础课程设计[M],华中科技大学出版社,2009.03.[3]余孟尝,数字电子技术基础(简明教程)[M],高等教育出版社,2006.01.[4]刘舜奎等主编,电子技术实验教程[M],厦门大学出版社,2008.01.[5]毛哲等主编,电路计算机设计仿真与测试[M],华中科技大学出版社,2003.04.[6]VanAalkenburg,M.E.NetworkAnalysisPrentce-Hall,Inc,1974.[7]阎石,数字电子技术基础[M],高等教育出版社,2008.05.基于Multisim的数字时钟设计第8页共9页[8]黄继昌,数字集成电路应用300例[M],人民邮电出版社,2004.05.[9]彭介华等主编,电子技术课程设计指导[M],高等教育出版社,2002.03.[10]罗映祥,Multisim电路仿真软件在差分电路分析中的应用[J].电脑知识与技术,2008(01),161-167.[11]甘庆玉,Multisim10.0在电子秒表实训教学中的仿真应用[J].广西轻工业,2009(8),98-107.基于Multisim的数字时钟设计第9页共9页DesignofdigitalclockbasedonMultisimZhaoJuan(SchoolofPhysicsandElectricalEngineeringofAnqingNormalCollege,Anqing246011)Abstract:ThispaperusethetotalMultisim10.0createddigitalclockcircuitdiagram,andthenusethesimulationfunctionofthesoftwaresimulation.Digitalclockisakindofwhenusingadigitalcircuittechnologyclock,minutesandsecondsofadevice.Consideringinthedesignofadigitalclockneedoscillator,counter,decoderanddisplay,theprecisetimetowhenpointsseconds,andhasthefunctionofthroughthedigitaldisplay.Widelyuseddigitalclock,walkingwithaccurate,convenientandsimple,etc.Inreal
本文标题:基于Multisim的数字时钟设计(定稿)..
链接地址:https://www.777doc.com/doc-7216975 .html