您好,欢迎访问三七文档
当前位置:首页 > 临时分类 > cadence简介和使用基础1
一、cadence简介和使用集成电路设计软件技术介绍EDA技术的概念EDA技术是在电子CAD技术基础上发展起来的计算机软件系统,是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计EDA工具的功能利用EDA工具,电子设计师可以从概念、算法、协议等开始设计电子系统,大量工作可以通过计算机完成,并可以将电子产品从电路设计、性能分析到设计出IC版图或PCB版图的整个过程的计算机上自动处理完成。EDA技术的发展趋势从目前的EDA技术来看,其发展趋势是政府重视、使用普及、应用广泛、工具多样、软件功能强大中国EDA市场已渐趋成熟,不过大部分设计工程师面向的是PCB制板和小型ASIC领域,仅有小部分(约11%)的设计人员开发复杂的片上系统器件。为了与台湾和美国的设计工程师形成更有力的竞争,中国的设计队伍有必要引进和学习一些最新的EDA技术集成电路的EDA软件EDA设计可分为系统级、电路级和物理实现级IC设计工具很多,其中按市场所占份额排行为Cadence、MentorGraphics和SynopsysEDA工具—cadence公司的设计工具Cadence是一个大型的EDA软件,可以完成电子设计的几乎所有内容,包括ASIC设计,FPGA设计和PCB板设计。Cadence在原理图设计、电路仿真、自动布局布线、版图设计和验证等方面具有独特的优势。Cadence公司开发了自己的编程语言,叫做Skill,并且开发了Skill语言的编译器。所有的Cadence工具用Skill编写。Skill语言提供了C的接口,因此用户可以在Cadence软件基础上开发自己的工具。EDA工具—cadence公司的设计工具Cadence具有如下特点:1)定制电路设计工具Cadence以它全定制集成电路设计能力著称,包括VirtuosoSchematicComposer,AffirmaAnalogDesignEnvironment,VirtuosoLayoutEditor,AffirmaSpectra,VirtuosoLayoutSynthesizer,AssuraVerificationEnvironment,Dracula等工具。EDA工具—cadence公司的设计工具2)逻辑设计和验证工具使用VHDL或者VerilogHDL来描述设计,创建HDL代码。然后应用Verilog-XL,NC-verilog,LeapfrogVHDL和NC-VHDL工具进行行为仿真,评估设计,验证模块功能,调试工程。接下来,使用verisure调试Verilog或者VHDLCover调试VHDL,分析仿真结果。之后应用AmbitBuildGates进行综合,使用SDF文件进行门级仿真。最后使用verifault进行故障仿真。这个流程适合于小规模的设计。EDA工具—cadence公司的设计工具3)时序驱动DSM设计工具这部分的软件是面向更底层次的设计。这一层次需要迭代过程。在之前的设计流程中,不考虑连线延迟,或者说它对设计的影响较小。现如今,许多软件在预布局阶段就考虑连线模型。这是因为连线延迟对整体设计的影响最重,因此预布局阶段甚至在综合阶段需要考虑连线延迟的影响。在Cadence中,有两种实现时序驱动设计的软件:SE和designplanner。Cadence的使用基础基本工作环境局域网资源Cadence的使用基础用户登陆微机登陆后,点击桌面X-manager图标,Cadence的使用基础打开X-manager图标后,点击xstart图标,出现对话框,进行如下设置:Cadence的使用基础登录时出现Linux-CDE(CommonDesktopEnvironment)界面Cadence的使用基础打开工作窗口(terminal)在CDE界面的空白处按鼠标右键,Cadence的使用基础工作窗口被打开工作站退出Cadence的使用基础LINUX操作系统常用命令简介创建目录:mkdirdirname改变工作目录:cddirname(到下级目录)cd..(到上级目录)列文件清单:lsdirA复制(copy):cpfileAfileB(文件复制)cpfileAfileBdirA(复制文件到目录)cp-rdirAdirB(复制目录)改名(rename):mvAB(文件或目录改名)删除:rmfileA(删除文件,可以有多个文件名)rm–rdirA(删除目录,可以有多个目录名)Cadence的使用基础Cadenceicfb工具介绍工作站登陆创建工作目录:mkdirwork进入工作目录:cdwork启动icfb工具:icfb&Cadence的使用基础启动icfb&后,出现命令解释窗口,CIW是Cadence主要用户接口,包括标题栏,菜单,输出区域,鼠标滚动行和显示栏。Cadence的使用基础Library与Cellview的创建Library的创建CIW窗口→File→New→LibraryCadence的使用基础在Name选项中输入所需的名字。Cadence的使用基础Cellview的创建CIW窗口→File→New→Cellview,选择所需的库并输入单元名,并选择视图类型为Schematics,再点击ok按钮。Cadence的使用基础Cadence的使用基础Library的管理CIW窗口→Tools→LibraryManager,Cadence的使用基础打开LibraryManager界面CMOS电路原理图设计CMOS电路的全定制设计流程CMOS电路原理图设计基本操作方法原理图输入1)原理图编辑窗口打开原理图编辑窗口CIW窗口→File→New→Cellview;CMOS电路原理图设计或者CIW窗口→File→Open(打开已有的Cellview)。CMOS电路原理图设计也可以在LibraryManager中直接打开。Cadence的使用基础双击Schematics,出现原理图编辑器Cadence的使用基础常用编辑命令1)Instance-调用库单元(Cellview)Cadence的使用基础2)AddPin-调用端口PinCadence的使用基础3)其他各项Cadence的使用基础以反相器为例,输入PMOS和NMOS管、电源和地、输入和输出。之后点击SaveandCheck。Cadence的使用基础创建SymbolDesign→CreateCellview→FromCellview,将出现FromCellview窗口。Cadence的使用基础Cadence的使用基础点击FromCellview以后出现CellviewFromCellview窗口。Cadence的使用基础之后出现SymbolGenerationOptions窗口。Cadence的使用基础出现界面:Cadence的使用基础可将上图修改为惯用图形,以CMOS反相器为例。CMOS电路原理图设计电路仿真仿真环境简介Schematic图形窗口→Tools→AnalogEnvironment。Cadence的使用基础之后出现AnalogEnvironment窗口。Cadence的使用基础仿真环境设置包括仿真电路的设置、器件模型文件设置、温度设置、仿真工具目录设置等等。Cadence的使用基础对仿真模型库进行设置,以TSMC0.35µm标准CMOS工艺为例。Cadence的使用基础仿真分析选项卡对仿真电路所要进行的模拟仿真信息进行添加,例如瞬态仿真、直流仿真、交流仿真和噪声仿真以及参数的时间设置等等。Cadence的使用基础仿真条件设置Cadence的使用基础使用Spectre仿真以瞬态仿真为例。Cadence的使用基础当出现如下界面后,可知仿真完成。Cadence的使用基础仿真结果与分析查看仿真波形Cadence的使用基础反相器瞬态输入和输出波形。
本文标题:cadence简介和使用基础1
链接地址:https://www.777doc.com/doc-8062311 .html