您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电子技术基础课件阎石主编第五版第五章
触发器第五章教学要求一.重点掌握的内容:1.触发器的特点,现态和次态的概念.触发器逻辑功能的表示方法。2.触发器四种结构形式及其动作特点。3.触发器在逻辑功能上的四种主要类型,及其各自的功能特点和逻辑功能表示形式。二.一般掌握的内容:1.触发器的电路结构形式和逻辑功能的关系2.常用集成电路触发器逻辑符号、功能特点以及异步置位、复位端的作用。5.1概述一、触发器1.概念:能够存储1位二值信号的基本单元电路。2.特点:(1)有两个稳定的状态:0和1。(2)在适当输入信号作用下,可从一种状态翻转到另一种状态;在输入信号取消后,能将获得的新状态保存下来。二、触发器的现态和次态现态:Q次态:Q*三、触发器逻辑功能描述方法功能表(特性表)、特性方程、状态图、波形图按结构可分为SR锁存器边沿触发触发器电平触发的触发器脉冲触发的触发器四、触发器分类按逻辑功能可分为SR触发器JK触发器D触发器T和T′触发器5.2触发器的电路结构与动作特点一、SR锁存器1.或非门构成RD—Reset直接复位端(置0端)SD—Set直接置位端(置1端)(基本RS触发器)或非门组成的基本RS触发器的特性表0000111100或非门组成的基本RS触发器的特性表01001或非门组成的基本RS触发器的特性表10001或非门组成的基本RS触发器的特性表11000000当SD、RD同时跳变时,输出端Q和Q′状态不定。?设计电路时此种情况应避免0*SRQRSQ特性方程:已知或非门构成的基本RS触发器输入波形,试画出输出Q和Q′的波形。2.与非门构成与非门组成的基本RS触发器的特性表1100111010与非门组成的基本RS触发器的特性表011100与非门组成的基本RS触发器的特性表101100与非门组成的基本RS触发器的特性表00111111?当SD′、RD′同时跳变时,输出端Q和Q′状态不定。设计电路时此种情况应避免0*SRQRSQ特性方程:基本RS触发器动作特点:输入信号在全部作用时间内都直接改变输出端Q和Q′的状态。例5.2.100111001110101101001110101100011二、电平触发的触发器1.电平触发SR触发器(同步触发器)同步SR触发器的特性表0*SRQRSQ特性方程:带异步置位、复位端的电平触发SR触发器异步置位端(低电平有效)异步复位端(低电平有效)电平触发方式的动作特点:在CLK=1期间,输入信号的变化都直接改变输出端Q和Q′的状态;CLK=0期间输出状态保持不变。例:5.3.1不变不变不变2.D锁存器特性方程:Q*=DDSDR例:5.3.2特性方程:Q*=D三、脉冲触发的触发器1.主从SR触发器(主从触发器)(1)接收输入信号过程CLK=1期间:主触发器控制门G7、G8打开,接收输入信号S、R,从触发器控制门G3、G4封锁,其状态保持不变。1011(2)输出信号过程CLK下降沿到来时,主触发器封锁,从触发器按照主触发器的状态改变。01110*SRQRSQCLK下降沿到来时有效特性方程例5.4.10*SRQRSQ2.主从JK触发器KQRQJS下降沿时有效CLKQKQJQKQQJQRSQ)(*主从JK触发器没有约束。J=1K=0时,CLK=1期间主触发器置1;CLK下降沿到达时,从触发器置1,Q*=1。1011KQRQJS01J=0K=1时,CLK=1期间主触发器置0;CLK下降沿到达时,从触发器置0,Q*=0。0000J=0K=0时,触发器保持原来状态不变,Q*=Q。11J=1K=1时,Q=0,G7输出0,主触发器置1,CLK↓,Q*=1;Q=1,G8输出0,主触发器置0,CLK↓,Q*=0。Q*=Q′JKQQ*功能00000101QQ*保持010011000*Q置0100101111*Q置111011110QQ*翻转JK触发器的特性表具有多输入端的主从JK触发器,输入端J1和J2、K1和K2是与的关系。集成主从JK触发器321KKKK321JJJJ低电平有效低电平有效CP下降沿触发例5.4.2QKQJQ*脉冲触发方式的动作特点:(1)触发器翻转分两步动作:第一步,在CLK=1期间主触发器接收输入端信号,被置成相应的状态,从触发器不变;第二步,CLK下降沿到来时从触发器按照主触发器的状态翻转,输出端Q和Q′的状态改变发生在CLK下降沿。(2)在CLK=1的全部时间里输入信号都将对主触发器起控制作用。在Q=0时,J端出现正向干扰,在Q=1时,K端出现正向干扰,触发器的状态只能根据输入端的信号(正向干扰信号)改变一次的现象称为一次变化现象。一次变化现象降低了主从JK触发器的抗干扰能力。主从JK触发器在使用时要求J、K信号在CLK上升沿前加入,CLK=1期间保持不变,CLK下降沿时触发器状态发生改变。一次变化现象:例5.4.301第二个CLK=1期间,Q=1,J=0,K=1,主触发器被置0;虽然CLK下降沿到达时又回到K=0,但从触发器输出Q*=0.011第三个CLK=1期间,Q=0,J=K=1,主触发器被置1,虽然CLK下降沿到达时又回到J=0,从触发器保持输出Q*=1。四、边沿触发的触发器1.用两个电平触发D触发器组成的边沿触发器逻辑符号带异步置位、复位端的CMOS边沿触发D触发器上升沿触发异步置位端(高电平有效)异步复位端(高电平有效)2.维持阻塞边沿触发器多输入端上升沿触发低电平有效3.利用传输延迟时间的边沿触发器下降沿触发特性表边沿触发器动作特点:触发器的次态仅仅取决于时钟信号的上升沿(下降沿)到达时输入的逻辑状态,而在这以前或以后,输入信号的变化对触发器输出的状态没有影响。边沿触发器有效地提高了触发器的抗干扰能力,因而也提高了电路的工作可靠性。集成边沿D触发器注意:CC4013的异步输入端RD和SD为高电平有效。CP上升沿触发集成边沿JK触发器①74LS112为CP下降沿触发。②CC4027为CP上升沿触发,且其异步输入端RD和SD为高电平有效。注意例5.5.1已知D和CP的波形,试画出Q的波形。设触发器初始状态为0。课堂练习题目:时钟CP及输入信号D的波形如图所示,试画出各触发器输出端Q的波形,设各输出端Q的初始状态为0.DQDCPQ1Q2DQDCPCPDQ1DQDCPQ1Q2DQDCPCPDQ25.6触发器的逻辑功能及其描述方法按逻辑功能可分为SR触发器T和T'触发器JK触发器D触发器一、触发器按逻辑功能的分类SR触发器1.特性表2.特性方程3.状态转换图01S=1R=0S=0R=1S=0R=×S=×R=0(约束条件)0*SRQRSQRS触发器的特性方程为JK触发器1.特性表2.特性方程3.状态转换图01J=1K=×J=×K=1J=0K=×J=×K=0QKQJQ*JK触发器的特性方程为T触发器1.特性表2.特性方程QTQTQ*3.状态转换图01T=1T=1T=0T=0当T=1时,称为T′触发器。QQ*D触发器1.特性表2.特性方程DQ*3.状态转换图01D=1D=0D=0D=1例1:时钟CLK波形如图所示,试画出各触发器输出端Q的波形,设Q的初始状态为0.1111KQJ2QD)(11111*1CLKQQKQJQ)(2*2CLKQDQCLKQ1Q2)(11111*1CLKQQKQJQ)(2*2CLKQDQ例2:时钟CP波形如图所示,试画出各触发器Q端的波形,设各输出端Q的初始状态Q=0。2QJK=1CP1QDCPCPQ1Q2)(1211*1CPQQQKQJQ)(1*2CPQQ二、不同逻辑功能触发器之间的相互转换利用已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑,得到被转换触发器的驱动方程。关键:找出被转换触发器的激励条件。转换步骤:(1)写出已有触发器和待求触发器的特性方程。(2)变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。(3)比较已有和待求触发器的特性方程,根据两个方程相等的原则求出转换逻辑。(4)根据转换逻辑画出逻辑电路图。JK触发器→RS触发器0*RSQRSQQRQSRSQSQRQRQSRRSQQRQSQRSQQSQRQQSQRSQ)()(*RS触发器特性方程变换RS触发器的特性方程,使之形式与JK触发器的特性方程一致:RKSJQKQJQ*QRQSQ*比较,得:电路图T触发器特性方程:QTQTQTQ*与JK触发器的特性方程比较,得:TKTJ电路图JK触发器→T触发器QTDD触发器→T触发器D触发器→T'触发器QD三、触发器电路结构和逻辑功能的关系同一种逻辑功能的触发器可以用不同的电路结构实现。反过来,用同一种电路结构形式可以作成不同逻辑功能的触发器。电路的结构形式决定了其触发方式。作业5.135.155.18
本文标题:数字电子技术基础课件阎石主编第五版第五章
链接地址:https://www.777doc.com/doc-1761583 .html