您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 微机原理与接口技术题库2
一、填空题(每空1分,共15分)1.RESET信号到来后8088/86的CS和IP分别为_FFFF_H和_0000_H。2.在特殊全嵌套方式下,8259可响应同级或高级中断请求。3.CPU与外设接口通过数据总线传送状态信号与命令信号。4.8255有3种工作方式,其中方式2只允许A口使用。5.有地址重迭现象的译码方式为部分译码和线选法。6.外设端口的编址方式有I/O端口独.立编址和I/O端口与存储器统一编址。7.INT8253采用BCD码计数时,其最大计数值为__10000__,此时的计数初值为__0000__。8.8088/8086的AD7-AD0是地址数据复用引脚,在T1时传送__地址信号__。9.8259A作为主片时其引脚CAS0-CAS2的信息传送方向是_向外_。10.RS-232C是适用于__数据终端设备DTE__和__数据通信设备DCE__间的接口。二、单项选择题(每小题1分,共20分)1.8086CPU寻址I/O端口最多使用(4)条地址线。(1)8(2)10(3)12(4)162.CPU执行IN指令时有效的信号组合是(1)。(1)RD=0,IO/M=1(2)RD=0,IO/M=0(3)WR=0,IO/M=1(4)WR=0,IO/M=03.某计算机的字长是16位,它的存储器容量是64KB,若按字编址那么它的最大寻址范围是(2)。(1)64K字(2)32K字(3)64KB(4)32KB4.某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为(4)根。(1)25(2)23(3)21(4)195.8088/8086的基本总线周期由(2)个时钟周期组成。(1)2(2)4(3)5(4)66.在8086系统中中断号为0AH,则存放中断向量的内存起始地址为(2)。(1)0AH(2)28H(3)4AH(4)2AH7.采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到(1)。(1)15级(2)16级(3)32级(4)64级8.当IF=0,8088/8086CPU不响应(2)中断请求。(1)INTN(2)INTR(3)NMI(4)INTO9.8253可编程定时器/计数器中,其二进制的最大计数初值为(3)。(1)65536(2)7FFFH(3)0000H(4)FFFFH10.8086/88CPU在响应中断时要执行(2)个中断响应周期。(1)1个(2)2个(3)3个(4)4个11.中断向量表是存放(2)的存储区域.(1)中断类型号(2)中断服务程序入口处地址(3)中断断点地址(4)程序状态字12.INT8255中可用置位/复位控制字对(3)的各位进行按位操作以实现某些控制功能。(1)A口(2)B口(3)C口(4)数据总线缓冲器11.RS-232C标准规定信号“0”和“1”的电平是(3)。(1)0V和+3V~+15V(2)-3V~-15V和0V(3)+3V至+15V和-3V~-15V(4)+3V~+15V和-0V12.对于开关型设备的控制,适合采用的I/O传送方式是(1)。(1)无条件(2)查询(3)中断(4)DMA13.传送数据时,占用CPU时间最长的传送方式是(1)。(1)查询(2)中断(3)DMA(4)IOP14.既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原因是(2)。(1)发生错误的概率少(2)附加位信息总量少(3)双方通信同步(4)字符之间无间隔15.巳知DRAM2118芯片容量为16K×1位,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为(4).(1)2和8(2)1和16(3)4和16(4)4和816.INT8259中断屏蔽寄存储器的作用是(2).(1)禁止CPU响应外设的中断请求(2)禁止外设向CPU发中断请求(3)禁止软中断请求(4)禁止NMI中断请求17.在正常EOI方式下,中断结束命令是清除(2)中的某一位.(1)IRR(2)ISR(3)IMR(4)程序状态字18.软中断INTN的优先级排列原则是(3).(1)N值愈小级别愈高(2)N值愈大级别愈高(3)无优先级别(4)随应用而定19.串行异步通信传输的主要特点是(2).(1)通信双方不必同步(2)每个字符的发送是独立的(3)字符之间的传送时间长度应相同(4)字符发送速率由波特率决定20.8位D/A转换器的分辨率能给出满量程电压的(4).(1)1/8(2)1/16(3)1/32(4)1/256三、判断说明题(正者在括号内打“√”,误者在括号内打“×”)1.8086CPU在读/写总线周期的T3状态结束对READY线采样,如果READY为低电平,则在T3与T4状态之间插入等待状态TW。(×)应改为:8086CPU在读/写总线周期的T3状态开始对READY线采样,如果READY为低电平,则在T3与T4状态之间插入等待状态TW。2.在8253的方式控制字中,有一项计数锁存操作,其作用是暂停计数器的计数。(×)应改为:锁存计数器的当前值到锁存器,但不影响对计数器的计数工作。3.8250的溢出错误指示CPU还未取走前一个数据,接收移位寄存器又将接收到的一个新数据送至输入缓冲器。(√)4.在8088系统(最小组态)中,执行指令”MOV[2000H],AX”需1个总线周期。(×)应改为:需2个总线周期5.DMA控制器8237A现行字节数寄存器的值减到0时,终止计数。(×)应改为:DMA控制器8237A现行字节数寄存器的值减到0,再由0减到0FFFFH时,终止计数。四、简答题1.试述8250的数据接收时钟RCLK使用16倍比特率的时钟信号接收异步通信信号的原因以及接收过程。答:主要是为了确定起始位避免传输线上的干扰。其接收过程为:接收器检测到串行数据输入引脚SIN由高电平变低后,连续测试8个RCLK时钟周期,若采样到的都是低电平,则确认为起始位;若低电平的保持时间不足8个RCLK时钟周期,则认为是传输线上的干扰。2.8255A工作于方式2,采用中断传送,CPU如何区分输入中断还是输出中断?答:CPU响应8255A的中断请求后,在中断服务程序的开始可以查询8255A的状态字,判断~OBFA(PC7)和IBFA(PC5)位的状态来区分是输入中断还是输出中断,并据此转向相应的输入或输出操作。3.用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。答:64片。9位。其中A16~A19固定,A10~A15译码形成组选信号。4.请说明Intel8253各个计数通道中三个引脚信号CLK,OUT和GATE的功能。答:CLK为计数时钟输入引脚,为计数器提供计数脉冲。GATE为门控信号输入引脚,用于启动或禁止计数器操作,如允许/禁止计数、启动/停止计数等。OUT为输出信号引脚以相应的电平或脉冲波形来指示计数的完成、定时时间到。五、简单应用题1.Intel8253的通道0按方式3工作,时钟CLK0的频率为1兆,要求输出方波的频率为40KHz,采用BCD码计数,设通道0的地址为PORT0,请对它写入计数值。解:n(计数初值)=1MHz/40KHz=25写入计数值的程序段:MOVAL,25HOUTPORT0,AL一、单项选择题(每小题2分,共20分)得分评阅人答案:1、C;2、B;3、A;4、D;5、A;6、C;7、D;8、C;9、B;10、A。本题每小题只有一个答案,选对得2分,错选、多选、漏选不得分。1.由于8088外部数据线只有(C)条,所以称为准16位CPU。A.16;B.24;C.8;D.32。2.8088CPU上READY信号为下面哪种信号有效?(B)A.上升沿;B.高电平;C.下降沿;D.低电平。3.以下叙述中,不正确的是(A)。A.一个指令周期就是一个总线周期;B.一个时钟周期也称为一个T状态;C.一个基本总线周期含4个T状态;D.执行一条指令所需时间为一个指令周期。4.8250芯片是(A)可编程接口芯片。A、定时器;B、计数器;C、并行通信;D、串行通信。5.采用两片8259A可编程中断控制器级联使用,最多可以使可屏蔽中断级数扩大到(A)。A.15级;B.9级;C.12级;D.64级。6.采用查询方式来实现输入输出是因为它(C)。A.速度最快;B.CPU可以不介入;C.实现起来比较容易;D.在对多个事件查询工作时,能对突发事件做出实时响应。7.8253可编程定时器/计数器中,采用二进制计数时,其计数器的最大计数初值应设置为(D)A.65536;B.7FFFH;C.FFFFH;D.0000H。8.在下面各类总线中,_________是一种串行总线接口。(C)A.SCSI,B.ISA;C.USB;D.EISA。9.RS—232C标准规定信号“0”和“1”的电平是(B)。A.0V和+3V~+15V;B.+3V~+15V和-3V~-15V;C.-3V~-15V和+3V~+15VD.-3V~-15V和0V。10.对8259A进行初始化时,必须设置的两个初始化命令字为:(A)A.ICW1,ICW2B.ICW1,ICW3C.ICW1,ICW4D.ICW2,ICW4二.判断题1、8086/8088CPU的复位后开始执行的第一条指令的地址为FFFFH。(×)2、若各中断源的优先级是一样的,则可用自动循环优先级来实现。(√)3、最小模式下8086/8088读总线操作时序和写总线操作时序中的DT/R信号波形基本相同。(√)4、A/D转换器是将数字量变成模拟量的器件(×)5、CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。(×)6、采用直接寻址输入/输出指令的最大端口地址为0FFH。(√)7、8225A的“端口C置1/置0控制字”不能写入其控制寄存器中。(×)8、ROM必须定时刷新,否则所存信息就会丢失。(×)9、在串行异步通信中,停止位的作用表示全部数据传送完毕,接收方在收到停止位信号以后,就不再去接收串行数据。(×)10.对8086/8088系统,中断类型码的大小与中断优先级高低无关。(√)三.填空题1、在8086/8088CPU中,由于BIU和EU分开,所以取指令和执行指令可以重叠操作,提高了CPU的工作效率;2、8086/8088的中断向量表位于内存的00000H~003FFH区域,它可以容纳_256个中断向量,每一个向量占__4__个字节;四.简答题1.微型计算机系统总线由哪三部分组成?它们各自的功能是什么?答:由地址总线、数据总线和控制总线三部分组成。地址总线用于指出数据的来源或去向;数据总线提供了模块间数据传输的路径;控制总线用来传送各种控制信号以便控制数据、地址总线的操作及使用。一、填空题1.当INTEL8086工作在最大模式时,需要8288芯片提供控制信号。2.静态RAM的优点是只要电源不撤除,信息就不会丢失,但它的功耗较大,容量小,存取速度较快。3.微机系统中数据传送的控制方式有三种,其中程序控制的数据传送又分为无条件传送、查询传送和中断传送。4.所谓“串行通信”是指数据是一位一位顺序传送的。在串行通信中有两种基本的通信方式:即异步通信(ASYNC)和同步通信(SYNC)。5.当要进行一次DMA传送时,首先由外设向DMAC发DMA请求信号,DMAC收到此申请后向CPU发总线请求信号。若CPU响应此请求则发总线响应给DMAC,DMAC接管总线后开始工作。6.总线可分为内总线和外总线,其中内总线举例有:STD总线、PC总线;外总线举例有:RS-232C、IEEE488。7.数据总线用来在CPU与内存储器或I/O设备之间交换信息,地址总线由CPU发出,用来确定CPU要访问的内存单元或I/O端口的地址。二、单项选择题1、一个接口可由(D)组成。A)一个端口B)两个端口C)一个I/O地址D)若干个I/O地址2、微机总线的位数指的是(C)的位数。A)地址线B)控制线C)数据线D)并行线3、输入/输出指的是主机与(B)交换数据。A)存储器B)外设C)键盘D)显示器4、对以下类型的中断,优先级最低的是(C)。
本文标题:微机原理与接口技术题库2
链接地址:https://www.777doc.com/doc-2435636 .html