您好,欢迎访问三七文档
当前位置:首页 > 办公文档 > 述职报告 > ALTERAFPGA数码管动态显示
效果图:显示内容为No.2089使用QuartusII进行开发,采用“仿时序”风格编写,开发板为黑金ALTERAIV开发板,芯片型号EP4CE6F17C8,代码如下:moduleled_demo(CLK,RSTn,Row_Scan_Sig,Column_Scan_Sig);inputCLK;inputRSTn;output[7:0]Row_Scan_Sig;output[5:0]Column_Scan_Sig;reg[7:0]Row;reg[5:0]Column;reg[28:0]Timer;always@(posedgeCLK)beginif(Count1=23'd0&&Count123'd100_000)beginColumn=6'b111110;Row=8'b10010000;endelseif(Count1=23'd100_000&&Count123'd200_000)beginColumn=6'b111101;Row=8'b10000000;endelseif(Count1=23'd200_000&&Count123'd300_000)beginColumn=6'b111011;Row=8'b11000000;endelseif(Count1=23'd300_000&&Count123'd400_000)beginColumn=6'b110111;Row=8'b10100100;endelseif(Count1=23'd400_000&&Count123'd450_000)beginColumn=6'b101111;Row=8'b00100011;endelseif(Count1=23'd450_000&&Count123'd500_000)beginColumn=6'b011111;Row=8'b11001000;endend/************************************/assignRow_Scan_Sig=Row;assignColumn_Scan_Sig=Column;/******************************************/parameterT10MS=23'd500_000;//晶振为50MHz,50M*0.001=500_000/*************************************/reg[22:0]Count1;always@(posedgeCLKornegedgeRSTn)if(!RSTn)Count1=23'd0;elseif(Count1==T10MS)Count1=23'd0;elseCount1=Count1+1'b1;Endmodule引脚配置如下:
本文标题:ALTERAFPGA数码管动态显示
链接地址:https://www.777doc.com/doc-2896918 .html