您好,欢迎访问三七文档
第五章存储器§5.1存储器概述§5.2存储器芯片§5.3存储器的应用作用:存储程序和被处理的数据以及运算的结果。1、主存、辅存、高速缓存按存储器在微机中的不同地位,可以分为:主存:或称内存,它用来存放当前正在使用的或经常要使用的程序和数据,CPU可以直接对其进行访问。程序只有被放入内存,才能被CPU执行。辅存:或称外存,它用来永久存放各种信息。高速缓冲存储器:介于CPU与主存之间的容量更小、而速度更快的存储器。5.1存储器概述2、多级存储结构多级存储结构的形成:CPU不断的访问存储器,存储器的存取速度将直接影响计算机的工作效率。在某一段时间内,CPU只运行存储器中部分程序和访问部分数据,其中大部分是暂时不用的。增加高速缓冲存储器(Cache)目的:提高CPU运行速度,提高运行效率。位置:CPU与主存之间CPU辅存Cache主存CPU辅存主存5.1存储器概述5.1存储器概述主存先将某一小数据块移入Cache中,当CPU对主存某地址进行访问时,先通过地址映像变换机制判断该地址所在的数据块是否已经在Cache中,若在则访问Cache,称为“命中”,若不在则CPU直接访问主存,并同时将主存中包含该地址的数据块调入Cache中,以备CPU的进一步访问。主存地址地址映象变换Cache主存CPU译码命中未命中3、计量单位位:一个cell,记做bit字节:8bit,记做Byte,简写B1KB=1024B1MB=1024KB1GB=1024MB1TB=1024GB1PB=1024TB……00001H00000HFFFFFH…………4、存储器地址空间8086地址总线有20位,可以寻址220=1M字节的存储器地址空间,按照00000H~FFFFFH来编址。■编址的单位为字节5.1存储器概述+段寄存器值偏移量物理地址IPCSSI、DI、BXDSSP、BPSS代码段数据段堆栈段存储单元物理地址的计算物理地址=段地址+偏移量8086运行过程中,取指令时,CPU就会选择CS和IP中内容形成指令所在的20位物理地址;进行内存操作是,CPU会选择DS和SI、DI或BX形成操作数所在的20位物理地址。按存储介质(纪录0、1信息的物质)分类5.1存储器概述半导体存储器:用半导体材料制成的存储器,大多用作主存。磁表面存储器:利用磁层来纪录信息,工作时由磁头在磁层上的移动,来进行读或写操作。常用作辅存,如硬盘、软磁盘、磁带等。注意:磁介质通常要避免粉尘、高温、烟雾的影响。磁介质的磁性会随着时间的流逝而慢慢降低,最终导致数据丢失。一般,存储在磁介质上的数据可靠的生命是三年。在存储数据之前,磁表面上的颗粒磁向是随机的读写磁头磁化磁表面的颗粒。颗粒的正极指向磁头负极读写磁头可以翻转磁表面颗粒的磁向。磁表面颗粒的磁向排列记录了数据光存储器:使用激光在存储介质表面上烧蚀出数据。烧蚀在介质表面微小的凸凹模式表示了数据。光学介质上的数据可以永久保存。但是,使用光学介质不像使用磁介质那样可以容易地改变它存储的数据。光驱使用激光从光盘上读数据。当烧灼光盘时,激光将反射层上刻出凹坑。这些凹坑是黑色的,不能反射激光当光驱读取数据的时候,它使用较弱的激光。激光射在凹坑上,没有反射光当激光射在反射层上,就会有激光反射回读头。黑点和反射点的排列模式就可以表示数据按存取方式分类:5.1存储器概述双极型RAM静态SRAMMOS动态DRAMROM掩模ROM电可擦除(E2PROM)可编程ROM(PROM)光可擦除(EPROM)半导体存储器RAM随机存储器包含两重含义:1.对存储器的访问是随机的,即能以任意的顺序访问一存储单元。2.存储器可读可写。RAM主要用于主存储器和高速缓冲存储器。RAM按工艺分为晶体管双极型和MOS型(金属氧化物半导体)。MOS型又可分为静态存储器(SRAM)和动态存储器(DRAM)。MOS型示意图(MOSFET金属氧化物半导体场效应晶体管)Substratematerial基底材料Currentchannel电流沟道Source源极Drain漏极Gate门电极Metal-oxidelayerMOS(金属氧化物半导体)——一种集成电路技术,在金属门电极和半导体通道之间采用二氧化硅作为绝缘层来制作场效应晶体管(FET)。MOSFET:Metal-OxideSemiconductorField-EffectTransistorROM只读存贮器CPU正常操作时,只能读取ROM中的内容,但对它的访问也是随机的。一般在ROM中存放固定的程序和数据,如计算机系统的引导程序、监控程序、基本输入输出(BIOS)程序等,使计算机能够开机运行。计算机系统在加电以后,马上就运行ROM中的引导程序,将复杂的系统程序从辅存中引入主存。掩模ROM、PROM、EPROM、E2PROM掩模ROM是由厂家按用户要求制作的,制成后,只能读不能改写;PROM称为可编程的只读存储器,PROM允许用户写一次,写完后就无法再改动,应用于高速计算机的微程序存储器;EPROM称为可擦写的只读存储器,EPROM允许用户将写入的内容整个擦除掉,擦掉后还可以重写,这样可以反复多次。最后一次写成后仍是一个只读存储器;E2PROM称为可在线擦写只读存储器,它和RAM的读、写方式完全类似,只是写操作时,需等待E2PROM内部操作完成后再写入下一个字节,常用作计算机的BIOS芯片。5.2存储器芯片CPU存储体MB2N个单元地址译码器读写驱动器MDR数据缓冲寄存器MAR地址寄存器时序/控制N位地址总线M位数据总线控制信号线5.2.1主存储器的基本组成CPU访问存储器时,通常都通过地址寄存器MAR和存储器缓冲寄存器MBR进行。当CPU需要从某一存储单元中读取数据时,首先将该单元地址送入MAR,并向存储器发读控制信号。存储器此时开始进行读操作,将MAR经过地址译码器选中的存储单元中的内容经读写驱动器送入MBR,CPU通过数据总线将数据读入。当CPU要向某单元中写入信息时,首先将该单元的地址送入MAR,要写入的数据送入MBR。然后通过控制信号线发出写信号,将MBR的内容写入由MAR经地址译码器选中的存储单元。5.2.2主存储器的操作过程1、存储容量存储器能够存放信息的总数量,以字节为单位。CPU地址总线的位数决定可支持的主存储器的最大容量。2、存取速度常用存取时间和存储周期表示.指访问一次存储器所需要的时间。最快存取周期可达10ns以下。3、价格性能价格比常以每位价格来描述。5.2.3主存储器的主要参数指标1、地址线(A19~A0)用来输入选择存储器中一个存储单元的地址信号。2、数据线(D7~D0)用来存取数据,一个存储单元存放8位数据。3、控制线ROM:芯片允许CE,输出允许OE.RAM:芯片允许CE,输出允许OE,写允许WR.5.2.4主存储器与CPU总线相关的信号线5.2.5主存储器芯片的外特性操作系统读取文件和删除文件的过程:如果你想读取文件,操作系统通过目录找到文件名和包含文件数据的首簇编号。FAT表给出了哪些簇包含了该文件的数据。操作系统将磁头移动到文件首簇的位置,读出数据。当你删除一个文件的时候,操作系统改变FAT表中相应簇的状态。例如,如果文件存储在簇3、4、5和7中,当你删除它的时候,操作系统把这四个簇的状态改变成“0”。这些簇的数据并没有在物理上清除。我们在删除了一个文件后仍然能够通过操作系统的恢复工具将文件恢复。只有在你没有写入新的数据时才可以恢复。一旦发现误删除文件,就要立刻恢复。5.2.6外存储器知识碎片和碎片整理当使用随机存取存储器时,文件变成片断。每个文件存放在不连续的簇中。当驱动器定位含有文件数据的簇比较困难的时候,驱动器的性能也就变得很差。要获得驱动器的最佳性能,可以使用磁盘碎片整理程序来重新组织文件,使它们连续存放。如下图所示。5.2.6外存储器知识无碎片磁盘当磁盘进行碎片整理后,每个文件的簇变成连续的。由于磁头和盘片的移动减到了最小,数据访问的性能提高了碎片磁盘在这个有碎片的盘上,紫色、黄色和蓝色文件存放在不连续的簇中。访问这些文件的簇性能不高,因为它们需要更多的移动磁头和磁盘整理磁盘的碎片5.3存储器应用应用内容:计算地址范围对一个给定的存储器电路,通过分析找出该存储器电路中各个存储芯片在CPU系统中所处的地址范围。例:指出图中2764和6264的地址范围,并编程对6264清0.(如下图所示。)5.3存储器应用5.3存储器应用解:2764的CE接8086/8088CPU的A19;2764的A0~A12接CPU地址总线的A0~A12;OE=RDVIO/M(或运算)。RD和IO/M由CPU提供。2764的D0~D7接数据总线的AD0~AD7.8086/8088CPU对2764进行操作,必须满足如下条件:(1)OE=0,即RD和IO/M必须同时为0,CPU必须执行对存储器读操作。5.3存储器应用(2)CE=0,即A19=0。(3)A0~A12可以为0000H~1FFFH。从以上条件可以得出,2764的地址范围:A19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0首单元地址0XXXXXX0000000000000尾单元地址0XXXXXX1111111111111其中X可以是低电平,也可以是高电平。由于A18~A13可以是低电平,也可以是高电平,因此2764可以有64种不同的地址。在存储器应用中存储器地址范围不是唯一的,浪费了存储空间。例如,00000H~01FFFH,02000H~03FFFH,04000H~05FFFH06000H~07FFFH都是2764的地址范围。5.3存储器应用同2764一样,CPU的A19经过非门接6264的CE;OE=RDVIO/M(或运算);WE=WRVIO/M.地址线和数据线的连接同2764.WR、RD和IO/M由CPU提供。CPU对6264进行操作必须满足以下条件:(1)OE=0,即RD和IO/M必须同时为0,CPU必须执行对存储器读操作;或WE=0,即WR和IO/M必须同时为0,CPU必须执行对存储器写操作。(2)CE=0,即A19=1。(3)A0~A12可以为0000H~1FFFH。5.3存储器应用从以上条件可以得出,6264的地址范围:A19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0首单元地址1XXXXXX0000000000000尾单元地址1XXXXXX1111111111111其中X可以是低电平,也可以是高电平。由于A18~A13可以是低电平,也可以是高电平,因此6264可以有64种不同的地址。例如,80000H~81FFFH,82000H~83FFFH,84000H~85FFFH86000H~87FFFH都是6264的地址范围。假设我们选用6264的地址范围为80000H~81FFFH。6264的单元个数为8K,即1FFFH个。由于6264地址范围为80000H~81FFFH,不妨设其段地址为8000H,则62645.3存储器应用首地址的偏移地址为0000H,尾地址的偏移地址为1FFFH。对存储器清0编程如下:MOVAX,8000H;6264首地址的段地址MOVDS,AX;把段地址存入数据段寄存器MOVCX,1FFFH;6264的单元个数MOVBX,0000H;6264首地址的偏移地址MOVAL,00H;对累加器清0P1:MOV[BX],AL;把0存储到存储器单元中INCBX;存储器指针加1LOOPP1;循环1FFFH次
本文标题:7第四章存储器
链接地址:https://www.777doc.com/doc-3909656 .html