您好,欢迎访问三七文档
当前位置:首页 > 临时分类 > 第七章-几种常用的时序逻辑电路试题及答案
第七章几种常用的时序逻辑电路一、填空题1.(9-1易)与组合逻辑电路不同,时序逻辑电路的特点是:任何时刻的输出信号不仅与____________有关,还与____________有关,是______(a.有记忆性b.无记忆性)逻辑电路。2.(9-1易)触发器是数字电路中______(a.有记忆b.非记忆)的基本逻辑单元。3.(9-1易)在外加输入信号作用下,触发器可从一种稳定状态转换为另一种稳定状态,信号终止,稳态_________(a.不能保持下去b.仍能保持下去)。4.(9-1中)JK触发器是________(a.CP为1有效b.CP边沿有效)。5.(9-1易)1nnnQJQKQ是_______触发器的特性方程。6.(9-1中)1nnQSRQ是________触发器的特性方程,其约束条件为___________。7.(9-1易)1nnnQTQTQ是_____触发器的特征方程。8.(9-1中)在T触发器中,若使T=____,则每输入一个CP,触发器状态就翻转一次,这种具有翻转功能的触发器称为'T触发器,它的特征方程是________________。9.(9-1难)我们可以用JK触发器转换成其他逻辑功能触发器,令__________________,即转换成T触发器;令_______________,即转换为'T触发器;令________________,即转换成D触发器。10.(9-1难)我们可以用D触发器转换成其他逻辑功能触发器,令__________________,即转换成T触发器;令_______________,即转换为'T触发器。11.(9-2易)寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。12.(9-2易)寄存器分为_________寄存器和__________寄存器。13.(9-2中)双拍工作方式的数码寄存器工作时需_____________。14.(9-3易)按计数器中各触发器翻转时间可分为_________,________。15.(9-3中)74LS161是_____(a.同步b.异步)二进制计数器。它具有_______,________,___________和计数等四种功能。16.(9-3中)74LS290是_____(a.同步b.异步)非二进制计数器。17.(9-3中)在计数过程中,利用反馈提供置数信号,使计数器将指定数置入,并由此状态继续计数,可构成N进制计数器,该方法有________置数和________置数两种。18.(9-3中)将模为M和N的两片计数器________(a.串接b.并接),可扩展成_________进制的计数器。19.(9-1易)触发器有______个稳定状态,所以也称____________。20.(9-2中)74LS194是____________寄存器。二、选择题1.(9-1易)Q=1,0Q,称为触发器的()。A.1态B.0态C.稳态D.暂稳态2.(9-1中)在下列触发器中,有约束条件的是()。A.JK触发器B.D触发器C.同步RS触发器D.T触发器3.(9-1易)一个触发器可记录一位二进制代码,它有()个稳态。A.0B.1C.2D.34.(9-1易)存储8位二进制信息要()个触发器。A.2B.4C.8D.165.(9-1中)对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()。A.0B.1C.QD.以上都不对6.(9-1中)对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=()。A.0B.1C.QD.以上都不对7.(9-1中)对于D触发器,欲使Qn+1=Qn,应使输入D=()。A.0B.1C.QD.Q8.(9-1中)对于JK触发器(特性方程1nnnQJQKQ),若J=K,则可完成()触发器的逻辑功能。A.RSB.DC.TD.Tˊ9.(9-1中)欲使JK触发器(特性方程1nnnQJQKQ)按Qn+1=Qn工作,不可使JK触发器的输入端()。A.J=K=1B.J=Q,K=QC.J=0,K=QD.J=Q,K=010.(9-1中)欲使JK触发器(特性方程1nnnQJQKQ)按Qn+1=Qn工作,可使JK触发器的输入端()。A.J=K=0B.J=1,K=QC.J=K=Q,D.J=Q,K=011.(9-1中)欲使JK触发器(特性方程1nnnQJQKQ)按Qn+1=0工作,可使JK触发器的输入端()。A.J=K=0B.J=Q,K=0C.J=Q,K=1D.J=K=112.(9-1中)欲使JK触发器(特性方程1nnnQJQKQ)按Qn+1=1工作,可使JK触发器的输入端()。A.J=K=1B.J=K=0C.J=K=QD.J=Q,K=013.(9-1中)欲使D触发器按Qn+1=Qn工作,应使输入D=()。A.0B.1C.QD.Q14.(9-1中)下列触发器中,不能在CP上升/下降沿翻转从而克服了空翻现象的是()。A.边沿D触发器B.基本RS触发器C.JK触发器D.T触发器15.(9-1中)下列触发器中,没有约束条件的是()。A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器16.(9-1易)描述触发器的逻辑功能的方法没有()。A.状态转换真值表B.特性方程C.状态转换图D.触发脉冲信号17.(9-1难)为实现将JK触发器转换为D触发器,应使()。A.J=D,K=DB.K=D,J=DC.J=K=DD.J=K=D18.(9-1中)D触发器是一种()稳态电路。A.无B.单C.双D.多19.(9-2中)实验中用的功能较强的74LS194是()。A.右移寄存器B.左移寄存器C.双向移位寄存器D.数码寄存器20.(9-3难)集成同步二进制计数器74LS161不具有______功能。A.置数B.保持C.清零D.锁存三、判断题1.(9-1易)时序逻辑电路的特点是任何时刻的输出信号仅与电路原来状态有关。()2.(9-1易)触发器是数字电路中具有记忆功能的基本逻辑单元。()3.(9-1易)触发器输出端有两个稳定状态,即0态和1态。()4.(9-1易)触发器也称单稳态触发器。()5.(9-1易)触发器的外加输入信号终止后,稳态仍能保持下去。()6.(9-3中)74LS163是4位二进制异步计数器。()7.(9-1中)边沿触发器的状态变化发生在CP上升沿或下降沿到来时刻,其他时间触发器状态均不变。()8.(9-1易)JK触发器属于边沿触发器,CP上升沿或下降沿时有效。()9.(9-1中)令J=K=T=1,可将JK触发器转换成T触发器。()10.(9-2中)寄存器存放数据的方式只有并行一种。()11.(9-2易)寄存器取出数据的方式有并行和串行输出两种。()12.(9-3易)计数器可用于累计输入脉冲个数,分频,定时,执行数字运算等,应用广泛。()13.(9-3中)74LS161是集成同步二进制计数器。()14.(9-1中)基本RS触发器的约束条件是1RS。()15.(9-3中)反馈清零法是在计数过程中利用某个中间状态反馈到清零端,迫使计数器返回到0,再重新开始计数。()四、简答题1.(9-1易)图示是用与非门组成的基本RS触发器试根据其特性表,并写出特性方程和约束条件。RSnQ1nQ功能000001不定不定不允许01010100置010100101置111110101保持2.(9-1中)用JK触发器(特性方程1nnnQJQKQ)可以转换成其他逻辑功能触发器,适当连接给出的JK触发器的输入端分别将其转换成:1).T触发器(1nnnQTQTQ)2).T’触发器(1nnQQ)3).D触发器(1nQD)3.(9-1中)写出JK触发器,T触发器,T’触发器,D触发器的特性方程。4.(9-3中)同步计数器的同步是指什么?5.(9-3易)将两个二输入与非门的输出接回到对方的输入之一,则可组成什么触发器?试列出其特性表6.(9-1中)基本RS触发器如图所示,试画出Q对应R和S的波形(设Q的初态为0)。7.(9-1难)同步RS触发器(CP=1时R和S信号有效且等同与基本RS触发器)如图所示,试画出Q对应R和S的波形(设Q的初态为0)。8.(9-1中)用2个或非门也可以组成基本RS触发器。1).试画出逻辑电路。2).试列出其特性表。9.(9-1中)已知CP、D的波形如图题5-6,试画出高电平有效和上升沿有效D触发器Q的波形(设Q的初态为0)。10.(9-1难*)设图中的触发器的初态均为0,试画出Q端的波形。11.(9-1难)设图中的触发器的初态均为0,试画出对应A、B的X、Y的波形。12.(9-1中)基本RS触发器的特性方程是:1nnQSRQ,D触发器的特性方程是1nQD,比较这两个方程,试将基本RS触发器转换为D触发器。13.(9-1中)由或非门组成的基本RS触发器输入波形如图所试,试画出输出Q和Q端的波形。设触发器的初始状态为Q=0。14.(9-1难)同步D触发器(1nQD,CP上升沿有效,CP=1时有效)的输入波形如图所示,试画出输出Q和Q的波形。设触发器的初始状态为Q=0。15.(9-1难)TTL边沿JK触发器如图(a)所示,输入CP、J、K端的波形如图(b)所示,试对应画出输出Q和Q端的波形。设触发器的初始状态为Q=0。16.(9-1难)电路如图(a)所示,输入CP、A、B的波形如图(b)所示,试画出Q和Q端的输出波形。设触发器的初始状态为Q=0。17.(9-1难*)如图所示各边沿D触发的初始状态都为0,试对应输入CP波形画出Q端的输出波形。18.(9-1难*)如图所示各边沿JK触发器的初始状态都为1,试对应CP波形画出Q端的输出波形(1nnnQJQKQ)。19.(9-1难)下降沿触发的边沿JK触发器的输入CP、J、K和RD端的波形如图所示(1nnnQJQKQ),DR为异步置0端,低电平有效。试画出输出Q端的波形。设触发器的初始状态Q=0,且1DS。20.(9-3中)我们经常要对计数器电路进行分析。当给你一个逻辑电路的实例时,大体分析步骤如何?21.(9-1难)电路如图(a)所示,输入时钟脉冲CP如图(b)所示,试画出输出Q0和Q1端的波形。设触发器的初始状态Q0=Q1=0。22.(9-2易)移位寄存器有哪几种?24.(9-3难)图示是用反馈同步置数法构成的N进制计数器,是多少进制?27.(9-1中)试用D触发器转换成T触发器,并画出电路图。五、计算题1.(9-1难)试分析图所示的时序电路1).写出驱动方程2).写出状态方程3).列出状态转换表4).画出状态转换图5).说明其逻辑功能2.(9-3难)74LS163是4位二进制同步计数器(同步清零),试分析图示电路是几进制计数器。3.(9-3难)74LS163是4位二进制同步计数器(同步清零),试分析图示电路是几进制计数器。4.(9-3中)74LS161是同步二进制计数器,异步反馈清零。试回答下面的计数器构成了几进制?1).2).第七章几种常用的时序逻辑电路一、选择题1.当时的输入信号,电路原来状态,a2.a3.b4.b5.JK6.基本RS,1RS(RS=0)7.T8.1,1nnQQ9.J=K=T;J=K=T=1;J=D,K=D10.nnDTQTQ;nDQ11.并行,串行;并行输出,串行输出12.数码,移位13.清零14.同步计数器,异步计数器。15.a,清零,置数,保持16.b17.异步,同步。18.a,M*N19.2,双稳态触发器20.双向移位二、判断题1.B2.C3.C4.D5.B6.A7.C8.C9.A10.B11.C12.D13.D14.B15.D16.D17.A18.C19.C20.D三、判断题1.错2.对3.对4.错5.对6.错7.对8.对9.错10.错11.对12.对13.对14.错15.对四、简答题1.(9-1易)图示是用与非门组成的基本RS触发器试根据其特性表,并写出特性方程和
本文标题:第七章-几种常用的时序逻辑电路试题及答案
链接地址:https://www.777doc.com/doc-3943570 .html