您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 咨询培训 > mentor-原理图&PCB教程
一、Mentor原理图的创建1、创建原理图2、设置参数3、编辑原理图4、原理图转layout原理图的创建2原理图的建立有两种方法,一是新建一个项目,二是拷贝己有项目进行修改。我们在这里要做的是第一种,首先打开原理图软件绘制DxDesigner一.原理图的创建3创建一新项目,文件新建项目一.原理图的创建4按照顺序分别为项目进行命名、存放位置设置和中心库链接设置一.原理图的创建5设置完成之后就可以为项目添加原理图了一.原理图的创建6为原理图增加图页,有两种方式一种是直接在文件新建图页一.原理图的创建7另一种增加图页的方法是在原理图中最后一页按PageDown键增加,这两种方法都能增加图页没有区别一.原理图的创建8把鼠标放在页面图标上点击右键,在右键菜单中,可以对页面进行重命名,删除,属性等操作一.原理图的创建9在具体的线路设计开始前,对整个设计的相关参数进行定义。设置设置2、对基本参数进行设置10在特殊元件项指定连接符、电源符、地符,指定完成后,工具栏的相应快捷图标将变为可用2、对基本参数进行设置11指定尺寸单位、指定棚格2、对基本参数进行设置12指定图纸页面的默认属性2、对基本参数进行设置13原理图颜色显示设置2、对基本参数进行设置14对字体样式进行设置2、对基本参数进行设置15对结点大小,断开点大小以及其它高级选项进行设置2、对基本参数进行设置16对原理图中某特定页进行拷贝,不带layout首先打开己有的原理图,选中需要拷贝的页面点击右键进行拷贝3、编辑原理图17原理图设计完成后,对DRC规则进行设定工具验证4、将原理图打包转layout18原理图打包,没有定义的元件,打包时系统会自动添上标签。工具封装,在封装对话框,选择相应的选项,点击OK按钮,打包成功后Output对话框会有提示4、将原理图打包转layout19在Output对话框Packager页,检查打包结果。如果有错误,点击错误标签,系统会自动定义到图纸的出错位置。4、将原理图打包转layout20修改完错误以后,重新进行原理图打包,直到在Output对话框Packager页,打包结果显示为successfully。此时才可以进行原理图转PCB操作4、将原理图打包转layout21最后一步,原理图转PCB工具ExpeditionPCB或者快捷图标,在Selecttemplate中选合适的模版4、将原理图打包转layout22二、PCBLayout1、mentor使用技巧2、机械图导入3、基本参数设置4、CES设置5、摆放元器件6、布线7、放置测试点8、敷铜PCBLayout的使用24PCBLayout的使用251.单独启动Expedition,从原理图进入Expedition不会出现此窗口3.详细说明1.HighSpeed(HSR),高速电路设计模块,用于支持高速电路设计功能2.AdvancedTechnologyPro(Advpkg),高级封装SIP设计模块,用于支持键合线,腔体,芯片堆叠,实时3DDRC等功能3.AdvancedTechnologyPro(EP),埋入式电阻,电容模块,可通过菜单命令,直接将分立式的电阻,电容自动综合成可埋置到基板内层的平面式电阻或电容4.AdvancedTechnologyPro(RF),射频电路设计模块,专门用于Expedition环境进行RF电路的设计5.AdvancedTechnologyPro(Flex),柔性电路设计模块,专门用于在Expedition环境中设计柔性电路6.AdvancedInterconnect,高级互联模块,用于支持HDI等复杂层叠结构的盲埋孔自动布线7.IFFInterface,IFF接口模块,用于支持IFF格式的数据输入和输出8.ReusableBlock,设计复用模块,用于支持成熟电路的设计复用。可直接将复用电路从中心库放置到Expedition版图设计中9.TeamPCB,版图群组设计模块。支持多人版图设计,非实时性。协同时需要进行设计的分割和合并操作10.DesignforFabrication,DFF模块,支持DFF工艺规则检查11.DesignforTesting,DFT模块,支持DFT分析,包括可设置测试探针的规格和模拟测试探针放置12.FablinkXEPro,生产制造关联模块,主要用于支持和生产相关的数据格式的生成以及相关的检查项目。FablinkXEPro是专业版本,FablinkXEPro是专业版本。FablinkXE是其功能简化版本13.XtremeDesignsession,版图实时协同设计模块。和TeamPCB不同,Xtreme不需要任何设计分割,可多人加入到同一个设计中实时设计。每一位设计者的编辑对其他设计来说都是实时可见的14.TopologyPlanner,拓扑规划模块,用于进行总线的拓扑规划15.TopologyTouter,拓扑布线模块,用于进行总线的拓扑布线PCBLayout的使用26Expedition鼠标操作选取:左键用于进行对象的选取缩放:中间的滚轮用于画面缩放和平移,向上滚轮,画面放大。向下滚轮。画面缩小平移:按下中间滚轮,移动鼠标,画面平移Stroke笔画键:右键默认用做Stroke笔画键。如果按下右键的同时,鼠标进行滑动,则Stroke功能启动右键菜单:右键也用做弹出右键菜单,如果右键按下并保持鼠标不动,则会弹出右键菜单Stroke笔画键是一种快捷的鼠标命令操作方式,笔画路径以一个3*3矩阵为基础Stroke命令也可以通过鼠标中键来实现。选择菜单View——MouseMapping——MiddleButtonStroke,将笔画键从鼠标右键修改为鼠标中键PCBLayout的使用27PCBLayout的使用28笔画键功能及对应操作数机械图导入(当然也可以手动去画)FileImportIDFPCBLayout的使用29先导入board层,后导入assy层。导入board层时要将Options中的所有选项都勾,而导入assy层时则勾掉两个replace,如下图PCBLayout的使用30注意修改布线边框PCBLayout的使用311、mentor使用在布局和布线之前,必须设置PCB参数。使用SetupSetupparameters打开设置对话框。在General栏,可以设置测试点,显示单位,PCB层数,也可添加用户自定义层PCBLayout的使用32设置当前PCB的层数时,其步骤如下:1、在NumberofPhsicalLayers输入栏中指定设计层数。2、单击RemapLayers…进行层数的重新设置,确认之后即完成层数设置PCBLayout的使用33接着要为布局和布线设置控制参数,使用SetupEditControl。EditControl对话框共分七栏。我们主要对四部分进行设置。Generl(通用设置)栏中,主要设置允许走线的层、走线方向、DRC、自动备份等PCBLayout的使用34DRC设置PCBLayout的使用35DRC错误警告DRC总开关焊盘的引线方式PCBLayout的使用36不使用这种方式PCBLayout的使用37若勾选此选项系统将会以最大线宽来布线网格的选择,分为器件,线和其它。一般保持默认状态,设置不当会影响到走线PCBLayout的使用38元器件的布局遵循以下原则1.PCBLayout的前期规划很重要,多看原理图,分出层次。根据机械要求及实际情况,调出正确的PCB模板文件。规划出哪些零件可能要摆放的区域。这个工作应该耗费整体工作量的30%时间。良好的布局是高质量PCB的基础。2.按结构要求布局安装孔,接插件等需要定位的器件,并给这些器件赋予不可移动的属性。3.遵循“先大后小,先难后易”的布置原则,即重要的单元电路,核心器件应当优先布局。4.根据结构图和生产加工时所须的夹持边设置印制板的禁止布线区,禁止布局局域。根据某些元件的特殊要求,设置禁止布线区。5.为便于生产,两面的零件需要平衡放置。根据实际情况一般会把容易产生干扰和容易受到受干扰的放置在不同的一面6.为便于生产,对于有极性的原件。放置时尽量保持方向的一致性PCBLayout的使用39布线的一般原则1.小信号线,电源线优先走,如:MIC、音频电源类易受干扰的走线2.差分走线,等长且尽量不要过孔换层。有地平面回路。远离其他信号3.晶振,走线最短化,地包围回到晶振的GND端子4.平行的走线,高速线之间要保持3W原则,平行长度小于其波长1/205.PWM输出PIN,远离其他敏感电路。并控制地回路6.多层板要有完整的地平面,并保证每层信号线都有参考平面。地平面优先,电源平面次之7.多层板不同的电源层,在没有地平面隔离前。不同电源不要重叠在一起,例如:3层的5VUSBVCC盖住了4层的1.5VCore8.信号线不要靠近板边,容易产生EMI。与板边的GND保持20H距离。9.高速的Data和Clock不要换层或少换层,最后走在内层10.高频的信号线尽可能远离敏感的模拟电路器件11.模拟GND和数字GND分割后单点接回GND。并保持“树”形接法。对地线来说,整个PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处PCBLayout的使用40测试点的放置setupsetupparametersgeneraltestpointsettingsPCBLayout的使用41settingtestpointclearance1.setupconstrainsclearancetabgeneralclearancesPCBLayout的使用42assigningtestpoints1.routetestpointsautoassgin如果该图标没有点亮,请点击SetupLicensedModulesReleaseDesignfortesting激活PCBLayout的使用43回到放置元件选项框,检查测试点是否己放完PCBLayout的使用44通过PlanePlaneClassesParameters进入敷铜前的一些基本设置,如热焊盘,连接桥等PCBLayout的使用45设置敷铜层PCBLayout的使用46使用PlanesPlacePlaneshape,系统会自动进入绘图状态并出现Properties对话框,在Layer栏中选择所要放置敷铜区域的层,Net栏指定了敷铜的网线属性。设置完之后,就可以在PCB板上用绘图方法来画出敷铜区域。注意,如果较大的敷铜区域里还要有较小的敷铜区域,一定要先产生较大的敷铜区域PCBLayout的使用47产生禁止敷铜区域。使用PlanesPlaceObstruct,系统会自动进入绘图状态并出现Properties对话框。不希望有敷铜相连的地方就需要放置禁止区域。放置方法与产生敷铜区域类似PCBLayout的使用48三、PCBLayout出资料1.生成钻孔文件OutputNCDrillPCBLayout出资料50默认设置按OK键输出钻孔资料会自动保存在“目录文夹”→PCB→Output→NCDrill中PCBLayout出资料51当点击OK输出Drill孔提示格式错误时,请重新选择Drillmetric.dff生成Gerber文件OutputGerber(注意:先生成钻孔文件再生成GB,否则GB里面的钻孔层会是前面一个版本的钻孔层)PCBLayout出资料52生成正式Gerber资料后必须保存当前文档,再进行以下操作PCBLayout出资料53根据需要选择相应的层,无特殊情况,使用默认模版设置即可。其余选项无需改动确认该选项是否被激活,如被激活则使用Genesis2000导入gerber会出错,而无法导入单击ProcessChec
本文标题:mentor-原理图&PCB教程
链接地址:https://www.777doc.com/doc-3967108 .html