您好,欢迎访问三七文档
当前位置:首页 > 临时分类 > 中南大学数字电子技术基础期末考试试卷(四套附答案)
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数YABC的两种标准形式分别为()、()。2.将2004个“1”异或起来得到的结果是()。3.半导体存储器的结构主要包含三个部分,分别是()、()、()。4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)五、已知电路及CP、A的波形如图4(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)表1:地址输入数据输出A3A2A1A0D3D2D1D000000001001000110100010101100111100010011010101111001101111011111111000000110100010110101001100011111100000100100001010001110000CP波形如图所示:八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求:(1)说明555定时器构成什么电路?(18分)(2)说明74LS160构成多少进制计数器?(3)说明RAM在此处于什么工作状态,起什么作用?(4)写出D\A转换器CB7520的输出表达式(UO与d9~d0之间的关系);(5)画出输出电压Uo的波形图(要求画一个完整的循环)。中南大学信息学院《数字电子计数基础》试题(第一套)参考答案一、填空(每空1分,共15分)1.)6,4,0()(,)7,5,3,2,1()(iMABCYimABCYii2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共15分)1.CBACBAPOC与非门实现如图:2.CQBCBAQBCCAPnn1;三、1)0127012601250124012301220121012070AAADAAADAAADAAADAAADAAADAAADAAADDmYii2)3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出连续脉冲10110011。四、设用A3A2A1A0表示该数,输出F。列出真值表(6分)A3A2A1A0F00000001001000110100010101100111100010010000011111101010111100110111101111XXXXXX12023)9,8,7,6,5(AAAAAmF五、CPABC六、T=1,连线QCPF如图:七、D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1)555定时器构成多谐振荡器,发出矩形波;(2)74LS160构成九进制计数器,状态转换图如下:(3)RAM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO(5)输出电压波形图如下:D0CPD1D2D3中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第二套)一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。2.将2004个“1”异或起来得到的结果是()。3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。5.已知Intel2114是1K*4位的RAM集成电路芯片,它有地址线()条,数据线()条。6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题:(共16分)3.试画出用反相器和集电极开路与非门实现逻辑函数CBABY。2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。(8分)四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(10分)五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现:(20分)(1)用最少与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。六、电路如图6所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)中南大学信息学院《数字电子计数基础》试题(第二套)参考答案二、填空(每空1分,共16分)1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL、CMOS;4.两、0;5.10、4;6.20、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:(共16分)1.CBBACBBAY2.BCCAFCFBAF321;;三、四、(1)表达式7321742121mmmmZmmmmZ(2)真值表(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与-或式”为:BCDDCBDCBDADCBAY;“与非-与非式”为:BCDDCBDCBDADCBAY(与非门实现图略)(2)六、(1)多谐振荡器;HzCRRfBA4812ln)2(10(2)驱动方程:232312123121;;;QKQJQKQJQKQJ状态方程:311211212112323213QQQQQQQQQQQQQQQnnn状态转换图:(3)初态为000,五个周期后将保持在100状态。七、(1)状态转换图如下:(2)可以自启动;(3)模=8;中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第三套)一、填空(每题1分,共10分)1.TTL门电路输出高电平为V,阈值电压为V;2.触发器按动作特点可分为基本型、、和边沿型;3.组合逻辑电路产生竞争冒险的内因是;4.三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5.如果要把一宽脉冲变换为窄脉冲应采用触发器;6.RAM的扩展可分为、扩展两种;7.PAL是可编程,EPROM是可编程;8.GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9.四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;10.如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为V。二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;(G1、G2为OC门,TG1、TG2为CMOS传输门)(10分)三、由四位并行进位全加器74LS283构成图2所示:(15分)1.当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。(设触发器的初态为0,画6个完整的CP脉冲的波形)(15分)五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。1.计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;(15分)六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:(20分)1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3.如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);4.试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。七、时序PLA电路如图所示:(16分)1.求该时序电路的驱动方程、状态方程、输出方程;2.画该电路的状态转换表和状态转换图;3.试对应X的波形(如图所示),画Q1、Q2和Z的波形;4.说明该电路的功能。中南大学信息学院《数字电子技术基础》试题(第三套)参考答案一、填空题:1.3.4V、1.4V;2.同步型、主从型;3.逻辑器件的传输延时;4.001;5.积分型单稳态;6.字扩展、位扩展;7.与阵列、或阵列;8.组合输出;9.5/3V;10.2/15V;二、(1)CBBACBABY(2)BAZ三、(1)A=0时:Z=X+Y=0111;W=Co=0;(2)A=1时:1YXZ=0100;0CoW;(3)电路功能为:四位二进制加/减运算电路:当A=0时,Z=X+Y;当A=1时,Z=X-Y;四、五、(1)存储容量为:2K×8;(2)数码管显示“6”;(3)BCDAmZ7;六、1.状态转换图2.中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第四套)一、填空(每题2分,共20分)1.如图1所示,A=0时,Y=;A=1,B=0时,Y=;2.CAABY,Y的最简与或式为;3.如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y=;4.触发器按逻辑功能可分为RSF、JKF、、和DF;5.四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;CPZ123456789101112136.EPROM2864的有地址输入端,有数据输出端;7.数字系统按组成方式可分为、两种;8.GAL是可编程,GAL中的O
本文标题:中南大学数字电子技术基础期末考试试卷(四套附答案)
链接地址:https://www.777doc.com/doc-4671926 .html