您好,欢迎访问三七文档
1、数字地和模拟地尽量分开,以保证数字部分和模拟部分能够有各自的回流路径。但是最终需要将数字地和模拟地连接在一起,可以在电源处单点连接,也可在ADC处单点连接。设计之初最好在电源处和ADC处都流出连接的位置,在实际调试时再确定在哪单点连接。2、信号线,如果速度大于100MHz,则一根信号线上的过孔最好不要超过两个,过孔不能太小,一般,10个mil的孔径即可。地的过孔,适当的多一些会减少地回路和阻抗。放的原则是就进器件。3、高速设计不用分数字地和模拟地。4、参考0.15×线宽(mm)=A,这时最大电流。设计时候不能用熔断电流做预算。这样就是铜线的截面积。5、一般高速设计在30MHz的速度,就要考虑对电路进行仿真了。在线问答:关于本次在线座谈如有问题,可点击这里继续提问![主持人:ChinaECNet]各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到ADI公司的专家就“新型改进的高速印制电路板(PCB)布线实践指南”举行在线座谈。在座谈中,您可就您关心的问题与ADI公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“新型改进的高速印制电路板(PCB)布线实践指南”的了解和掌握,而且能够为大家事业的发展带来裨益。[2009-1-610:10:40][问:qizhi_liu]对于一个采集卡使用多个高速ADC芯片的设计,一般应分别把其AGND和DGND分别连到一起或平面,然后再把二者连接到一起。我们的问题是,当不是一个卡上的多个ADC,而是多个带有独立ADC的采集卡时,如果安排各自的AGND和DGND平面,如果最后连接各卡的AGND和DGND平面?谢谢![答:Fountain]对于高速电路设计,不建议划分模拟地和数字地;对于精密的应用,最好从背板开始划分AGNDandDGND,不同的板卡的模拟部分和数字部分分别接到背板的模拟or数字部分,最后单点共地[2009-1-610:31:53][问:st168]您好!请问在设计一块高速的电路板时,在布线方面需要注意那些事项?如何布线减小电磁干扰?[答:Neil]对于高速电路板的设计要注意各种寄生参数,对于高速信号线而言要尽量走的短一些,且要走直线,对于差分的高速信号线,要注意紧耦合和走线等长的问题,对于高速信号线还要注意不同模型的区别,我们的幻灯片有介绍对于RF信号线如何走,以及如何设计RF板,可以考虑用地屏蔽的方法来减小电磁干扰。[2009-1-610:32:39][问:zdwupk]我从事仪表的设计,有时候焊接的印制板会出现一些奇怪的现象,比如说振铃现象,但不是每块电路都会出现,还有就是同一个电路不同的人设计参数就需要进行调整。怀疑是印制板设计不合适造成的,希望能够得到贵公司的设计经验。[答:Chilann]Ithinkthisisduetothevariationininductanceonthesolderpointattheamplifieroutput.Sometimes,evenputtingalittlemoresoldercanchangetheinductanceinthefeedbackpin,thusaffectingtheperformanceofthefilter,ormaybeyouareusingastandardpinoutboardathighspeedwhichisnotmaximizedforlowdistortion[2009-1-610:34:25]performance.IsuggestdoingasimulaioninMultiSim,adjustinductanceattheoutputleadcanseewhetheryouareseeingthesamethingforthecurrentboardyouareusing.Iamalsocurious,whichevaluationboardareyouusing?Wedohavenewevaluationboardsthatwehaveminimizedthecapacitiveandinductiveeffect.Youcangotoourproductpagewww.analog.com/eval-fltrtocheckitout.Youmayalsowannaconsiderourlowdistotionampswiththelowdistortionpinoutboard.Regards,ChilannRegards,Chilann[问:weizj1]请问,使用高速模拟开关比如ADG751,如何消除开关接通和断开导致的过冲、下冲和振铃?一直没查到这方面的资料,评估版的电路都是直接把开关两端连接信号的。[答:Yonghua]您好,你可以使用电路等效模型来分析,开关的等效模型,系统的等效模型,线路的电感,电容等效模型。一般来说,减小线路的电感特性能减小开关开通,关断的过冲等,谢谢![2009-1-610:37:55][问:crown1021]减小寄生电容有一种方法是去掉地平面,而减小寄生电感有一种方法是使用地平面,这两者之间怎样选择,才能达到最优?谢谢[答:Nicolle]这主要看哪个参数会对电路性能引起更大的影响。需要看具体的情况。[2009-1-610:40:49][问:wdyjz]为AD专门开发的multisim和NI的multisim里面有多大的差别?ADI公司的元件库一样吗?[答:Raven]专门为ADI开发的版本元件库会更全,不过专门为ADI开发的这个版本不能导入新器件。[2009-1-610:42:48][问:xiaoxiaowcf]除了用multisim进行仿真,还有没有其他的好用的仿真软件。[答:Raven]其实仿真软件有很多,不过multisim是我们推荐的软件,因为很多现成的器件都在里面有库,您可以直接调用[2009-1-610:43:41][问:linbizhong]高速PCB与普通的PCB有什么不一样?如果设计不可靠,会有什么问题吗?什么样的PCB叫高速PCB?[答:Neil]举个简单的例子,一般高速PCB都是多层板,因为除了要考虑将所有的信号线都走下外,还要考虑电路板要有单独的电源平面和地平面,对于高频电路板,电源和地是同等重要的。在高速PCB走线中,要还考虑阻抗匹配的问题,且对高速PCB而言,寄生参数的影响是很大的。如果向设计普通低频PCB板一样来设计高速PCB板,就会影响电路性能,达不到预期的要求,如果您的电路板需要处理的信号是高频信号,那您设计的电路板就是高速PCB。[2009-1-610:43:59][主持人:ChinaECNet]我们已经进入问答阶段如果听众想重温演讲或内容可以点击下面“回顾演示”重看演讲。[2009-1-610:46:56][问:hutiansheng]主持人您好:很高兴有机会参见提问。1.请问PCBtrack线在高频电路的设计技巧(如何走线,走线结构等)2.一个系统中有或是一个PCB板上要容纳功率电路(50A,220V),模拟电路,数字控制电路(CPU等),小信号检测电路,多路传感器信号处理电路,DC/DC,V/F变换,要求用双层板绘制,有无切实可行的技巧,请详细指点。谢谢[答:Fountain]1)对于高频布线,不建议划分模拟地及数字,因为对于高速设计,寄生参数比较丰富,如果划分不好,容易造成电流回路的改变,因为布线的根本原则是让回路电流最小2)PCB的划分主要是把模拟、数字、时钟、大功率器件的布局分开,如果只有两层板,如果系统精度要求不高/速度又不高的话,可能还勉强可以接受,但是精度少高就难以满足;建议模拟电路离其他电路远些,同时板子的空白地方一定要布上地,模拟与数字的连接部分的数据线上面加上0欧姆的电阻[2009-1-610:47:58][问:hfxin2001]你好,第45页的语音解释是否有无?A和B图都是使用探头地环线测试的吧,引起差异的原因仅是R\C布局不同造成的吧?[答:Raven]A图是使用示波器探头的地线,夹在地上测试的结果,B图是探头直接用旁边的地靠在地平面上的结果。您可以参考44图。[2009-1-610:48:36][问:sdhdshang]有一块4层板,层叠次序如下:信1--地--电源--信2,但有好几组电源,有3.3V,5V,12V,-12V等,这么多电源在电源层上分隔不了时,该怎么分配它们?[答:Yonghua]你可以在电源层布比较粗的走线经过过孔到各个需要供电的芯片,在各个芯片的电源管脚处加去藕电容。在电源的产生出加较大的滤波电容。电源的回路尽量短,电流越大,相应电源的走线越粗。谢谢![2009-1-610:48:40][问:crown1021]减小寄生电容有一种方法是去掉地平面,而减小寄生电感有一种方法是使用地平面,这两者之间怎样选择,才能达到最优?[答:Chilann]Hi,Thisisaverygoodquestion.Wewereworkingonthatonouractivefilterevaluationboards.Accordingtoourexperience,itwasatrialanderrorprocedureintheboardlayout.Inourfirstiterationofthefilterboardlayout,weremovedthewholegroundplaneunderthechips,theresistorsandcapacitorsthatwereusedwiththeamplifiers.Wedidntyieldverygoodresult,becausewesawinductanceathighfrequencies.Wethenremovedonlythegroundplaneunderthechipanditslead.Theresultwasitreducedtheinductanceeffectathighfreuenciesandimprovedcuttofffrequency.WeinvestigatedwhyunderMultimSim,anditturnsoutitwastheparasiticinductanceatoneoftheresistorthatleadtothedegradationinperformance.Therefore,Isuggestthebestthingforyoutodoisdoaddparasiticsatdifferentnodesatyourcircuit,seethedegradationofperformanceinsimulation.Accordingtothoseinformation,youcandecidewhereisbesttocutoffgroundplane.Youmayneedtodoaseconditeration.Ihopethishelps.Regards,[2009-1-610:48:46]Chilann[问:liushangqing]对于高速印制电路板中的电阻匹配问题怎么处理?[答:Nicolle]如幻灯片中介绍的,如果使用微带线或带状线传输,需要考虑线宽,线厚,线间距等参数。另外,有时需要增加一些阻抗匹配的网络,通常器件的数据手册会给出一些推荐的元件取值,也可以根据smith圆图来进行计算。[2009-1-610:49:19][问:hyjhuhuan]我想咨询以下ad7656布线的问题?需要注意那些,有demo吗[答:Fountain]AD7656有评估板和PCB布线的pdf文件,你可以从ADI网站上下载www.analog.com;AD7656要求的去耦电容较大,一般每个AVCC都要加上10uF和0.1uF,推荐你用AD7656-1,与AD7656管脚兼容,不需要特别注意去耦;[2009-1-610:51:19][问:yangji19861125]为什么在电源引脚
本文标题:PCB布局布线
链接地址:https://www.777doc.com/doc-49607 .html