您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 基于FPGA的高性能32位浮点FFT+IP核的开发
广西大学硕士学位论文基于FPGA的高性能32位浮点FFTIP核的开发姓名:张海南申请学位级别:硕士专业:电力电子与电力传动指导教师:龚仁喜20080531基于FPGA的高性能32位浮点FFTIP核的开发作者:张海南学位授予单位:广西大学相似文献(1条)1.学位论文王林泉SAR实时成像系统中的压缩和矩阵转置研究2005高时效性和大数据量是合成孔径雷达(SAR)实时成像处理系统的两个主要问题.SAR成像处理数据量大和运算量大,其运算量主要集中在距离向和方位向的压缩处理上,而距离向和方位向压缩的主要运算量在于实现匹配滤波的快速傅立叶变换(FFT)运算.常用的压缩处理方案是采用高速DSP器件来完成FFT运算,在点数上有很大局限性.大数据量的问题主要集中在矩阵转置运算中,既要实现4K×8K点的矩阵转置运算,又要保证系统实时性,就需要高速大容量存储器.本文的主要内容就是针对上述两个问题进行的研究:1.针对项目要求,在讨论了系统指标基础上,兼顾速度和精度,选择FPGA芯片来实现实时处理的核心算法——块浮点FFT算法,详细介绍块浮点FFT的思想以及在FPGA内部的设计和实现,并完成了距离压缩和方位压缩的处理,最后采用实际星载SAR原始数据对整个系统进行了测试,对系统成像结果进行了性能分析.2.为了解决数据量庞大、高速数据存取的问题,本文采用了FPGA芯片和同步动态存储器(SDRAM)来实现矩阵转置运算.由于对SDRAM控制的设计非常关键,因此,本文在介绍SDRAM基本控制操作的基础上,详细介绍了使用FPGA芯片来对SDRAM进行控制来完成矩阵转置功能的设计方法.本课题以SAR实时成像处理系统的研制为背景,通过对SAR实时成像处理系统两个主要问题的研究,成功完成了利用FPGA实现块浮点FFT运算,并对SDRAM的控制完成矩阵转置板的转置功能.本文的工作对整个系统实现的实时性和精确性具有重要意义.块浮点FFT运算的FPGA实现有较高的民用和军用价值,且对SAR实时成像系统研究有一定的参考价值.本文链接:授权使用:黄小强(wfxadz),授权号:d794c720-c50f-4140-b7cc-9dc300a38523下载时间:2010年7月30日
本文标题:基于FPGA的高性能32位浮点FFT+IP核的开发
链接地址:https://www.777doc.com/doc-5264841 .html