您好,欢迎访问三七文档
当前位置:首页 > 建筑/环境 > 工程监理 > Quartus_II官方教程-中文版
Quartus®II简介AlteraCorporation101InnovationDriveSanJose,CA95134(408)544-7000®®QuartusII简介版本5.0第一次修订2005年4月P25-09235-04Altera、Altera标识、FastTrack、HardCopy、MAX、MAX+PLUS、MAX+PLUSII、MegaCore、MegaWizard、NativeLink、Nios、OpenCore、Quartus、QuartusII、QuartusII标识和SignalTap是Altera公司在美国和其它国家的注册商标。Avalon、ByteBlaster、ByteBlasterMV、Cyclone,Excalibur,IPMegaStore,Jam,LogicLock,MasterBlaster,MegaLAB,PowerFit,SignalProbe,Stratix和USB-Blaster是Altera公司在美国和其它国家的商标以及服务标志。Altera公司使用的产品设计单元和助记符受版权法以及商标法的保护。Altera公司承认本文档提及的其它组织的产品或商标以及服务标志,特别是:ARM是注册商标,AMBA是ARM公司的商标。MentorGraphics和ModelSim是MentorGraphics公司的注册商标。Altera保留更改本文档中所述器件或器件规范的权利,恕不另行通知。Altera建议客户在下订单之前取得器件规范的最新版本,以确认您所获得的信息是最新的。Altera保证自己的半导体产品性能符合当前规范,与Altera的标准担保一致。Altera使用了必要的测试和其它质量控制技术,足以支持此担保。除非政府管制要求,否则没有必要对每个设备的所有参数都进行具体测试。如果没有书面协议另做规定,Altera对于使用本文档所述半导体器件而引起有关的Altera应用协助、客户产品设计或对第三方专利或版权的侵权均不承担任何责任。Altera不保证或代表Altera涵盖或相关的可能使用或正在使用此类半导体器件在内的任何组合、机械或过程的任何专利权、版权或其它知识产权。没有Altera公司总裁以书面形式明确同意,Altera产品不得用作生命支持器件或系统中的关键元件。其中:1.生命支持器件或系统是指这类器件或系统:(a)用于外科手术植入人体内;(b)支持或维持生命,而且当这种器件或系统在按照标签上提供的使用说明正确使用时,却无法发挥正常功效时,可能会对用户造成严重伤害。2.关键元件是指生命支持设备或系统的任何元件,如果不能正常发挥功效,可能会导致生命支持器件或系统出现故障,或影响它的安全性或有效性。Altera产品受多种美国和国外专利以及未决专利、外观权利和版权的保护。版权所有©2005Altera公司。保留所有权利。ALTERA公司QUARTUSII简介III前言................................................................................................................................ix文档编制约定..................................................................................................................................xi第1章:设计流程.............................................................................................................1简介.....................................................................................................................2图形用户界面设计流程.........................................................................................3EDA工具设计流程.............................................................................................10命令行设计流程.................................................................................................15命令行可执行文件.................................................................................16使用标准命令行命令和脚本...................................................................20使用Tcl命令.........................................................................................22建立Makefile脚本................................................................................25设计方法和设计规划..........................................................................................27自上而下与自下而上的设计方法比较.....................................................27自上而下渐进式编译设计流程...............................................................28自下而上基于LogicLock的设计流程......................................................29第2章:设计输入...........................................................................................................31简介...................................................................................................................32建立工程............................................................................................................33使用修订...............................................................................................34使用版本兼容的数据库..........................................................................37转换MAX+PLUSII工程........................................................................38建立设计............................................................................................................39使用QuartusIIBlockEditor...................................................................40使用QuartusIITextEditor....................................................................41使用QuartusIISymbolEditor................................................................42使用VerilogHDL、VHDL与AHDL.......................................................42使用Altera宏功能模块......................................................................................43使用知识产权(IP)宏功能模块...............................................................44使用MegaWizardPlug-InManager........................................................45在QuartusII软件中例化宏功能模块......................................................46在VerilogHDL和VHDL中例化...............................................46使用端口和参数定义.................................................................47推断宏功能模块........................................................................47在EDA工具中例化宏功能模块..............................................................47使用Black-Box方法..................................................................47按推断进行例化........................................................................48使用Clear-Box方法..................................................................48第3章:约束输入...........................................................................................................51简介...................................................................................................................52使用AssignmentEditor...........................
本文标题:Quartus_II官方教程-中文版
链接地址:https://www.777doc.com/doc-6278133 .html