您好,欢迎访问三七文档
当前位置:首页 > 行业资料 > 造纸印刷 > 实验三Quartus的基本使用
实验三、Quartus软件的使用实验目的熟悉FPGA开发的基本流程掌握数字集成软件QuartusII工具的流程和使用,使用软件进行简单的逻辑电路的设计FPGA开发的基本流程设计思想:设计思想总是比设计语言重要,一个goodidea总是可以把语言用的很灵活设计输入:考察数字电路功底和verilog语法基础仿真:保证设计功能正确综合:将高层设计转换为特定FPGA芯片中Primitives的网表适配:FPGA适配器对Primitives布局布线配置器件:……设计输入功能仿真FPGA综合FPGA适配配置器件门级仿真设计思想使用工具复杂的系统设计离不开工具的支持,工具的选择也很重要,选择器件时需要考虑Altera:QuartusII+SOPCBuilder+Nios/Excalibur_arm922T+DSPBuilder+SignalTapIIXilinx:ISE+EDK+MicroBlaze/PowerPC405+Sysgen/AccelDSP+ChipScope学习工具helpfile(内容不多,几十页,英文大体都能看懂)、官网教程(用到时查看)Google—良师益友//两个不错的论坛bbs.eetop/电子顶级开发网论坛192.168.135.3/嵌入式系统与集成电路设计实验室论坛实验室软件环境实验室安装QuartusII9.1版本桌面-EDAtools-QuartusII9.1或开始-程序-Altera-QuartusII9.1//服务器上提供软件下载,内网(实验室),eda目录下设91版本和10.1版本,目前仅使用到quartus_window.exe外网(学校范围内)建立工程,选择File-NewProjectWizard添加设计文件,如.v文件、.vhdl文件、.bdf文件等,可以暂不添加,实验设备选择Cyclone系里的EP1C6Q240C8,EP1C6Q240C8命名前缀(标识器件类型、类别)+封装+管脚+温度范围+速度等级+后缀(特别说明)EP:configuration设备EP1C6Q240C8cyclone设备,容量标识6,PQFP封装,240管脚,商用温度等级(0-85度),速度等级8第三方综合、仿真、时序分析软件的选择,这里暂时默认为none即可工程报告设计输入原理图设计输入、文本输入、层次化设计、状态图输入File-New原理图输入选择File-New,选择BlockDiagram/SchematicFile单击ok,双击原理图编辑器的空白处,弹出元器件库的选择对话框,半加器的逻辑表达式S=A~^BCO=A&Bprimitives中buffer:缓冲器logic:逻辑电路other:电源和地信号pin:引脚storage:触发器选择逻辑门,设计半加器电路并保存为half_adder.bdf选择File-Create/Update-CreateSymbolFileForCurrentFile生成half_adder.bsf块符号文件,以供其他设计调用(一般保存在Project中)选择File-Create/Update-CreateHDLDesignFileForCurrentFile生成half_adder.v文本文件,文本输入选择File-VerilogHDLFile,设计半加器电路并保存为half_adder2.v(文件名一定要和模块名称一样,否则编译的时候找不到实例模块)通过对1位半加器的例化实现1位全加器的设计按照前面的方法生成1位全加器的方框符号图层次化设计输入将设计分成多个模块,自顶向下或者自底向上进行设计利用前面设计的1位全加器设计4位全加器选择File-New-BlockDiagram/SchematicFile,在Project中添加4个full_adder模块,如下图所示//连线和总线bus的区别//输入端X[0..3]、Y[0..3],两个点仿真、验证仿真工具:Altera的quartus、Xilinx的ISE都自带有仿真工具//不建议用自带的仿真工具第三方软件modelsim:很不错的一个第三方软件,适合本科生阶段的学生使用,后面的课再讲verdi:SpringSoftNovas的套件,与主流仿真工具配合,通过PLI接口,为主流仿真工具增加新的“系统任务”VCS://verdi和VCS不要求掌握,深入研究时自学……关键是testbench的设计三种方式:1、简单测试2、自测试3、带测试向量文件读取的测试testbench的结构如何验证仿真结果系统任务$display,$monitor,$time,$finish,$stop它们的使用和区别,练习、体会一下Quartussimulator可以仿真整个设计,也可以仿真设计的部分实体。执行仿真的时候,必须首先在用于功能仿真的SimulatorTool中,使用GenerateFuncitonalSimulationNetlist生成仿真网表,如果是执行时序仿真的话,首先要对设计进行编译仿真之前,首先要在自己的工程下建立一个向量波形文件,选择File-Verification/DebuggingFile-VectorWaveformFile,可以选择Edit-EndTime设置一下仿真时间接下来添加输入/输出信号,Edit-InsertNodeorBus点击list,将工程下的输入、输出端口列出,选择需要查看的信号,选择要设置的信号,利用工具栏中的工具进行设置这里简单设置一下,利用波形工具对Cin采用了10ns的时钟波形,对X采用的5ns的时钟波形,对Y采用的20ns的时钟波形,仿真参数可以自行设置选择Processing-GenerateFuncitonalSimulationNetlist生成仿真网表,然后选择Tools-SimulatorTool综合(synthesis)将HDL语言翻译成最基本的与门、或门、非门、RAM、触发器等基本逻辑单元的连接关系(网络表)QuartusII项目编译器,主要对项目设计进行检查、逻辑综合、结构综合、输出结果的逻辑配置以及时序分析,同时将设计项目适配到FPGA/CPLD目标器件中。项目编译器Analysis&Synthesis:把原始描述转化为逻辑电路映射到可编程器件中。Fitter:逻辑单元在目标芯片上的布局布线Assembler:形成编程文件TimingAnalyzer:进行时序分析//可单独运行,也可全程编译PinPlanner使用AssignmentsPinPlanner,设置一个管脚位置约束//下面是一个4位全加器的引脚绑定最后的引脚信息是保存在.qsf文件中的下载编程将PC机上开发好的PLD编程文件下载到开发板上的PLD器件中!以前常用的下载编程工具:并口+JTAG,速度慢现在大多采用USB口+中间支持硬件(小容量CPLD)+JTAG,USB-Blaster安装插入USB接口,提示安装驱动usb-blaster位置C:\altera\91\quartus\drivers\usb-blaster\x32选择在列表中手动安装,找到上述目录即可下载编程TREX-C1开发板支持两种模式编程:1.usbblaster+JTAG2.usbblaster+ActiveSerial两种模式切换:板上Prog/Run开关正常运行或者JTAG下载编程时:Run配置EPCS1flash器件时:Prog模式Usbblaster原理USB接口+USB接口芯片+低成本可编程芯片+(Flash器件/JTAG)USB接口芯片完成USB接口数据读写,将编程数据传递给后端低成本PLDPLD通过简单的逻辑,或将编程数据通过JTAG方式写入/读出主PLD芯片;或将编程数据写入单独的FLASH器件,下次系统加电后,主PLD芯片从FLASH器件中读取。具体到TREX-C1开发板USB接口芯片:FT245BM低成本PLD器件:AlteraMAXEPM3064A(44pinTQFP封装)FLASH器件:EPCS1(1Mbits)配置EP1C6需要1.167Mbits,需要做压缩后配置JTAG方式编程步骤模式选择为:RUN生成设计的SOF(SRAMObjectFile)编程文件PowerON选择Tools-Programmer时序分析时序分析的主要作用就是察看FPGA内部逻辑和布线的延时,验证其是否满足设计者的约束。功耗分析Power:设计的一个重要性能SignaltapII内嵌逻辑分析仪捕获并显示实时信号的状态//支持多达1024个通道,采样深度高达128Kb,每个分析仪均有10级触发输入/输出,从而增加了采样的精度。Simulator:通过仿真计算得出信号SignatapII:跟踪显示实时信号时序电路时,采集信号对信号进行跟踪网上的流程有很多,课本上的例子也可以,这里不具体讲解,建议写个小代码跑跑流程Quartus工程的filetype//Quartusfiletype.mht文件,自己看一下,慢慢熟悉各种文件组合电路电路的输出仅是当前输入的函数,与先前值无关。与非门三态门单向总线双向总线8-3编码器将2的n次方个分离的信息以n个二进制码表示普通8-3编码器优先编码器真值表8-3优先编码器3-8译码器n个二进制选择线,译码为2的n次方个数据译码器代码一译码器代码二四选一电路选择器复杂组合逻辑电路通过实例化8-3编码器实现16-4编码器数码管显示数字流水灯……C1开发板谨慎使用!!禁止带电操作!!不要去触摸开发板上的芯片,爱惜实验室的设备!!手册192.168.135.3:/device/Trex_C1/时序逻辑电路输出信号不仅与当时的输入信号有关,而且与电路原来的状态有关触发器、寄存器、计数器……电平敏感锁存器Dflip-flopTflip-flop移位寄存器带有置位、清零功能的同步4位计数器异步计数如何实现?脉冲发生器?抢答器?……//自己动手,去做
本文标题:实验三Quartus的基本使用
链接地址:https://www.777doc.com/doc-7026974 .html