您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 第6章---寄生参数
第六章寄生参数寄生电容寄生电阻寄生电感器件的寄生参数三种主要的寄生参数:寄生电容寄生电阻寄生电感parameterscaling:–conductancesandcapacitancesscalelinearlywithwidth(”wideningawireleadstolessthanaproportionalincreaseincapacitance,butaproportionalreduceinresistance,sotheRCdelayproductimproves.”“P219,CMOSVLSI”)–resistancesscaleinverselywithwidth–interconnectsintroduceextraresistance,capacitance,anddelay,degradeoflargedeviceperformance!needmanyfingersconnectedinparallel寄生电容导线之间(同层/不同层)、导线与衬底之间都存在平面电容;上层导线到下层导线、下层导线到衬底之间存在边缘电容。寄生电容Capacitanceiseverywhere.Everythingistalkingtoeverythingelse.由于尺寸很小,因此这些寄生参数的值也很小。对于对电容不敏感的电路,不必担心;不管是CMOS还是双极型,只要涉及高频,寄生会成为问题。忽略寄生参数会毁掉你的芯片。导线尽可能短减少寄生电容的方法:采用电容最低的金属层绕过电路走线寄生电容减少寄生电容的方法-选择金属层起主要作用的电容通常是导线与衬底间的电容。如下图,寄生参数可以把电路1的噪声通过衬底耦合到电路2,所以要设法使所有的噪声都远离衬底。寄生电容减少寄生电容的方法-选择金属层可以通过改变金属层来获得较小的至衬底的电容,通常最高金属层所形成的电容总是最小的。另外值得注意的是并不是所有工艺的最高层金属与衬底产生的寄生电容都最小,它还与金属层的宽度等其它因素有关。有些工艺中或许是M2对地的电容要比M4的对地电容大,所以我们不能只凭直觉来判断,一定要通过具体的计算来确认。寄生电容MetalM1M2M3M4Min.Width0.80.82.46.5Cap/UnitArea(fF/um2)532.51.5Cap10umwire40246697.5减少寄生电容的方法-选择金属层Modernprocesseshavesixormoremetallayers.Thelowerlayersarethinandoptimizedforatightroutingpitch.Middlelayersareoftenslightlythickerforlowerresistanceandbettercurrent-handlingcapability.Upperlayersmaybeeventhickertoprovidealow-resistancepowergridandfastglobalinterconnect.寄生电容LayerPurposeMetal1InterconnectwithincellsMetal2/3InterconnectbetweencellswithinunitsMetal4/5Interconnectbetweenunits,criticalsignalsMetal6I/Opads,clock,power,ground减少寄生电容的方法-选择金属层wideningawireleadstolessthanaproportionalincreaseincapacitance,butaproportionalreduceinresistance,sotheRCdelayproductimproves.Wideningwiresalsoincreasethefractionofcapacitanceofthetopandbottomplates,whichsomewhatreducescouplingnoisefromadjacentwires.Increasingspacingbetweenwiresreducescapacitancetotheadjacentwiresandleavesresistanceunchanged.ThisimprovetheRCdelaytosomeextentandsignificantlyreducescouplingnoise.寄生电容减少寄生电容的方法–绕过电路走线在某些电路的上面布金属线,这是在数字自动布局布线中经常会遇到的情况。各层金属相互交叠,所以在反相器、触发器等都存在寄生电容。如果不加以干预的话,只是由布线器来操作,那么就有可能毁了你的芯片。在模拟电路版图设计中,我们经常会人为的将敏感信号隔离开来,尽量避免在敏感电路上面走线,而只是将金属线走在电路之间,这样寄生的参数就小一些且相对容易控制。在数字版图中,90%的导线一起布置,不必关心它们的功能;而在模拟版图中,对于某些功能可以不在乎寄生电容,而另一些必须注意。寄生电容减少寄生电容的方法–绕过电路走线寄生电容通过电流密度可以选择导线宽度,电流大小孩影响单元间的布线方案。翻开工艺手册,我们经常能看到每层金属线能够承载的电流。通过这个参数我们可以计算所需要的金属层宽度。例如,有一根信号线需要承载1毫安的电流,而工艺手册注明每微米可以走0.5毫安的电流,那么这根金属层的宽度至少要2微米。寄生电阻IR压降:假设导线的方块电阻Rsqu是0.05Ω,则R=Rsqu*L/W=0.05Ω*(2mm/2um)=50ΩV=IR=50Ω*1mA=50mV所以计算得知电压为50毫伏。它对于一个电压非常敏感的电路来讲就会有很大的影响。如果这条导线的压降不能超过10毫伏,显然这个设计就是失败的。所以这就意味着我们必须增加导线宽度才能满足这一要求。寄生电阻为了降低寄生电阻,就需要确保使用最厚的金属层。正如我们了解的,一般情况下,最厚的金属线具有最低的方块电阻。如果遇到相同的金属层厚度,也可以将这几条金属重叠形成并联结构,大大降低了电阻。因此,并联布线是降低大电流路径电阻的有效方法,而且还能节省一定的面积。寄生电阻当电路是在一个真正的高频的情况下工作时,导线也开始存在了电感效应。解决寄生电感的方法就是试着去模拟它,把它当成电路中的一部分。首先需要尽早的完成布局,好让电路设计者较早的看到导线究竟能有多长,然后估计出可能引起的电感。版图设计过程中尤其注意不要因为电感耦合而影响其它部分。能否利用寄生参数?从整体来说,不可以利用寄生参数得到好处。因为寄生参数可以正负相差50%,无法很好地控制。然而,可以利用寄生参数得到一点小外快。如把电源线和地线互相层叠起来就可以得到免费的电源去耦电容。寄生电感CMOS晶体管MOS器件本身存在两种电容:栅电容和扩散电容。栅电容:平行板电容:Cgb=Cunit/areaxA源漏交叠电容:Cgs、Cgd总的栅电容:Cg=Cgb+Cgs+Cgd器件的寄生参数overlapcapacitanceintrinsiccapacitance(aparallelplatecapacitor)Cgs(fringing)Cgd(fringing)CMOS晶体管-栅电容:Cgbisnecessarytoattractchargetoinvertthechannel,sohighgatecapacitanceisrequiredtoobtainhighIds.Cgb=Cox*WL=Cpermicron*WCpermicron=Cox*L=(εs/tox)*L(Cpermicronhasavalueofabout1.5~2fF/umofgatewidth)器件的寄生参数parametercutofflinearsaturationCgbC0=Cox*WL00Cgs0C0/22C0/3Cgd0C0/20Cg=Cgb+Cgs+CgdC0C02C0/3CMOS晶体管-栅电容:边缘交叠电容Thegatealsohasfringingfieldsterminatingonthesourceanddrain,thisleadstoadditionoverlapcapacitance,called“Cgs(fringing)/Cgd(fringing)”.Cgs(fringing)=Cgsfr*WCds(fringing)=Cdsfr*WComparingtoalongchannelnMOStransistor,wecanfindthatCgddoesnotgoto0insaturationofashorterchanneltransistor,becausethefringingoverlapcomponentCds(fringing)issignificant.Thefringingoverlapcapacitancebecomesrelativelymoreimportantforshorterchanneltransistorsbecauseitisalargefractionofthetotal.器件的寄生参数CMOS晶体管MOS器件本身存在两种电容:栅电容和扩散电容。扩散电容:扩散电容主要是由源、漏扩散区与衬底或阱之间形成的PN结电容。由两部分组成:扩散区底面结电容和边缘电容。Cdb=Cjbs*(ab)+Cjbssw*(2a+2b)其中,Cjbs:每平方um的结电容Cjbssw:每um的边缘电容a、b:扩散区的宽度和长度器件的寄生参数CMOS晶体管-扩散电容:Becausethedepletionregionthicknessdependsonthereversebias,theseparasiticsarenonlinear,Theareajunctioncapacitancetermis:Cjbs=Cj(1+Vsb/Φ0)-MjMj:junctiongradingcoefficient,0.33~0.5Cj:thejunctioncapacitanceat0biasΦ0:built-inpotential,equalsto(kT/q)ln(NAND/ni2)ni:intrinsiccarrierconcentrationandthesidewallcapacitancetermisofasimilarform:Cjbssw=Cjsw(1+Vsb/Φ0)-Mjsw器件的寄生参数CMOS晶体管-扩散电容:CdbandCsbarenotfundamentaltooperationofthedevices,butdoimpactcircuitperformanceandhencearecalledparasiticcapacitors,alsocalleddiffusioncapacitors.Thesizeofthetwojunctionsdependsontheareaandperimeterofthediffusion,thedopinglevels,thedepthofthediffusion,andthevoltage.Asdiffusionhasbothhighcapacitanceandhighresistance,itisgenerallymadeassmallaspossibleinthelayout.Forthepurposeofhandestimation,youcanobservethatthediffusioncapacitanceCdb、CsbofsourceanddrainregionsiscomparabletothegatecapacitanceCg,e.g.,Cg=Cdb=Csb=1.5~2fF/umofgatewidth.器件的寄生参数CMOS晶体管对于处于N阱中的PMOS晶体管,当源或漏
本文标题:第6章---寄生参数
链接地址:https://www.777doc.com/doc-7167164 .html