您好,欢迎访问三七文档
当前位置:首页 > IT计算机/网络 > 电子商务 > 南航考研878数电课件第3章(N)
第三章组合逻辑电路§3-1数字集成器件简介§3-2常用组合逻辑模块§3-3组合电路分析§3-4组合电路设计§3-5险象与竞争§3-6小结组合电路:当前输出仅和当前的输入有关。门电路用以实现基本逻辑运算和复合逻辑运算的单元电路。获得高、低电平的基本原理ViVoVcc半导体二极管的开关特性二极管的单向导电性--正向电压导通,反向电压截止。理想二极管:正向导通电阻为0,反向内阻无穷大。半导体三极管的开关特性双极型三极管的开关特性基本开关电路MOS管的开关特性§3-1数字集成器件简介一、集成电路的生产工艺二、集成电路的主要电气指标三、逻辑电路的输出结构四、正逻辑和负逻辑五、常用门电路及逻辑符号一、集成电路的生产工艺TTL:晶体管-晶体管逻辑,速度快。(标准,S,LS,AS,ALS,F)MOS:金属-氧化物-半导体逻辑,功耗低。(PMOS,NMOS,CMOS)(HC,AHC,AC,HCT,ACT,AHCT,LV,LVC)ECL:发射极偶合逻辑,速度更快。系列:74系列、54系列、4000系列等。命名:如SN74LS00。SN:生产厂标,Texas公司;74:系列号;LS:生产工艺;00:功能号,2输入端与非门。TTL:74系列(0-70℃)54系列(-55-125℃)74S系列:肖特基系列74LS系列:低功耗肖特基系列74AS系列:高级肖特基系列74ALS系列:高级低功耗肖特基系列74H系列:高速型肖特基:提高电路工作速度的一种电路结构的名称,74S系列采用了肖特基抗饱和三极管。TTL电路例:SN74LS00厂标系列名类型功能号00:含四个二输入与非门的集成电路02:含四个二输入或非门04:六组反相器7400外引线排列TTL与非门电路输出级的特点:在稳定的工作状态下T4和T5总是一个导通另一个截至,有效地降低了输出级的静态功耗,提高了驱动负载的能力。称其为推拉式(PUSH-PULL)电路。二、集成电路的主要电气指标输出高电平VOH:输出高电平时允许的最低电压。输出低电平VOL:输出低电平时允许的最高电压。输入高电平VIH(Von开门电平):输入高电平时允许的最低电压。输入低电平VIL(VOFF关门电平):输入低电平时允许的最高电压。1、输入/输出电压2、噪声容限高电平噪声容限VNH:VNH=VOH-VIH。低电平噪声容限VNL:VNH=VIL-VOL。集成电路的电平参数表3、输入/输出电流IIH:输入高电平时,注入到电路的电流最大值;IIL:输入低电平时,从电路中流出电流的最大值;IOH:输出高电平时,电路可输出的最大电流;IOL:输出低电平时,电路可吸收的最大电流。扇出系数:可以驱动同类门的个数,IOL/IIL74LS00:IOH=400uAIIH=20uAIOL=8mAIIL=0.4mA注意:1.前级IOL大于后级IIL之和;2.关于未接输入信号的引脚与:多余脚接逻辑高或输入并联或:多余脚接逻辑低或输入并联;3.TTL电路的输入端开路或接一阻抗较大的电阻时,输入电压为高电平。4、平均传输延时时间--输出由高变低、由低变高的平均延时时间。tr:上升时间;tf:下降时间;Tpd=(tpdL+tpdH)/2:平均传输延迟时间。tpdL:输出由高电平到低电平的传输延迟时间;tpdH:输出由低电平到高电平的传输延迟时间。&vi5Vvottvivo0.5VIMVIM0.5VOM0.9VOM0.1VOMtpdLtpdHtftr5、功耗三、逻辑电路的输出结构输出端不能并联。1、推拉式结构输出端要加上拉电阻,可以并联,并联后的逻辑关系为与(线与)。2、开路输出(OC)结构开路输出结构的应用3、三态输出结构输出端除0,1状态外,还有一种高阻态,等效于输出端开路。输出端可以并联,但要保证在同一时刻最多只有一个输出端不是高阻态。三态输出结构的应用(1)Y0~Y4在同一时刻只有一个为1;当Yi=1时,Y=di。三态输出结构的应用(2)四、正逻辑和负逻辑正逻辑:0表示低电平,1表示高电平。负逻辑:1表示低电平,0表示高电平。五、常用门电路及逻辑符号逻辑符号用来表示芯片的逻辑功能。1、逻辑功能:与、或、非、与非、或非、异或、与或非。2、正、负逻辑:输入、输出脚上有无空心箭头。3、输出结构类型:推拉式结构、OC结构、三态输出结构。4、使能端:低电平有效、高电平有效。5、管脚编号:逻辑符号74125逻辑符号几种芯片的逻辑符号部分门电路的型号及名称§3-1-5使用逻辑门的几个问题1、输入脚多余:与:多余脚接逻辑高或输入并联。或:多余脚接逻辑低或输入并联。2、输入脚不足:改变逻辑或用门电路扩展。3、扇出系数:采用功率门电路或改电路。§3-2常用组合逻辑模块一、并行加法器二、数值比较器三、编码器四、译码器五、数据选择器六、常用组合逻辑器件一个模块完成某个常用的特定的功能,如加法器、数值比较器、编码器、译码器、数据选择器等。一、并行加法器1、4位加法器逻辑符号2、加法器的级联完成二进制数加法运算。图加法器图2位加法器cigipigi+1pi+1gi+2pi+2gi+3pi+3ci+1Gi+3;iPi+3;ici+2ci+33、加法器的应用用4位加法器构成余3码到8421码的转换器。余3码减去3得到8421码,减3用加-3实现,-3的补码为1101。二、数值比较器数值比较器:能够比较数值的大小、是否相等。&&11≥1ABFA>BFA=BFA<B例1:设计1个一位数值比较器1.用门电路设计数值比较器COMPA1A0B1B0ABABA=BFABFA=BFA<B例2:设计1个2位数值比较器。该比较器可对两个2位二进制值A(A1A0)和B(B1B0)进行比较。当AB时,FAB=1,否则为0;当A=B时,FA=B=1,否则为0;当A<B时,FA<B=1,否则为0。BABABA00110011BA001111001111BAFFFBABABABAFBABABABABABAF例3:设计四位比较器用SSI设计一个四位二进制数比较器,输入为A=A3A2A1A0,B=B3B2B1B0,输出包括FAB,FAB和FA=B。通过分析逻辑功能直接导出逻辑表达式。例3(续)用:74LS04、74LS08、74LS86、74LS21、74LS64、各一片组成。P64,表3.52、4位数值比较器7485的逻辑符号级联输入3、4位数值比较器功能表4、4位数值比较器扩展成8位比较器4、数值比较器的应用例1:电路分析。1010001F(A3,A2,A1,A0)=∑m(5~15)PQPQP=Q=0303COMPPQA0A1A2A30010010F例2:用四位数值比较器实现F(A3,A2,A1,A0)=∑m(0,1,2,3,4,5)。PQPQP=Q=0303COMPPQ问题:PQ作为输出端时A0A1A2A3F1010001PQPQP=Q=0303COMPPQFA0A1A2A30110010问题:如何用四位数值比较器构成修正信号产生电路F2F1CO3F300011110000111100000011111111111F1F2F3CO3PQPQP=Q=0303COMPPQ0010010FF(CO3,F3,F2,F1)=CO3+CF>9=CO3+F3F2+F3Fl=∑m(5~15)三、译码器译码器:把输入的二进制代码转换成对应的输出信号,常用的译码器有变量译码器和显示译码器等。1.变量译码器二进制译码器:输入:N位二进制代码,又称地址输入端;输出:2N个,每个输出与一个最小项相对应。变量译码器有二进制译码器和二-十进制译码器。例1:2-4线译码器0010101120123013mbbYmbbYmbbYmbbY2线—4线译码器:输入是二位二进制代码、有四种输出,四个输出端分别对应一种输入状态。双2-4译码器3-8译码器74138:地址输入端:A2、A1、A0译码输出端:使能端:70YYBBASTSTST、、3-8译码器功能表当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平(输出端为低电平有效时),而其它输出端均为高电平。74LS138输出端为低电平有效)7,2,1,0i(mENYii变量译码器的扩展(1)例2:用两片3-8译码器组成4-16译码器变量译码器的扩展(2)例3:用5片2-4译码器组成4-16译码器(树型扩展)用变量译码器实现组合逻辑函数当使能端使能时,译码器输出了所有最小项的反,一般逻辑函数可以写成最小项表达式,因此,用译码器实现一般逻辑函数很方便。实现组合逻辑函数F(A,B,C))7,2,1,0i(mYii)7,...2,1,0i(m)C,B,A(Fi比较以上两式可知,把3线—8线译码器74LS138地址输入端(A2A1A0)作为逻辑函数的输入变量(ABC),译码器的每个输出端Yi都与某一个最小项mi相对应,加上适当的门电路,就可以利用译码器实现组合逻辑函数。例4:电路分析)7,3,2,1(mmmmmmmmmYYYY)C,y,x(C)7,4,2,1(mmmmmmmmmYYYY)C,y,x(z732173217321iO742174217421i逻辑功能:全减器例5:用3-8译码器外加与门组成一位全减器。65406540iO65306530immmmMMMM)6,5,4,0(M)C,y,x(CmmmmMMMM)6,5,3,0(M)C,y,x(z例6:分析以下电路的逻辑功能。逻辑功能:一位全加器。例7:译码器实现1位8421BCD码加法器译码器在多片存储器芯片扩展中的应用(1)线选法寻址(2)译码寻址(3)分析电路2.显示译码器在数字测量仪表和各种数字系统中,都需要将数字量直观地显示出来,一方面供人们直接读取测量和运算的结果,另一方面用于监视数字系统的工作情况。数字显示电路是数字设备不可缺少的部分。数字显示电路包括显示译码器、驱动器和显示器等,如图所示。图数字显示电路的组成方框图(1)数字显示器件数字显示器件是用来显示数字、文字或者符号的器件,常见的有辉光数码管、荧光数码管、液晶显示器、发光二极管数码管、场致发光数字板、等离子体显示板等等。本书主要讨论发光二极管数码管。(2)发光二极管(LED)及其驱动方式LED具有许多优点,它不仅有工作电压低(1.5~3V)、体积小、寿命长、可靠性高等优点,而且响应速度快(≤100ns)、亮度比较高。一般LED的工作电流选在5~10mA,但不允许超过最大值(通常为50mA)。LED可以直接由门电路驱动。低电平驱动:图(a)是输出为低电平时,LED发光。高电平驱动:图(b)是输出为高电平时,LED发光。门电路驱动LED(a)低电平驱动(b)高电平驱动mAVVFDIVVR10255限流电阻R图七段显示LED数码管(a)外形图(b)共阴型(c)共阳型LED数码管LED数码管又称为半导体数码管,它是由多个LED按分段式封装制成的。LED数码管有两种形式:共阴型和共阳型。七段式LED显示器管脚排列图(3)七段显示译码器74LS48七段显示器译码器把输入的BCD码,翻译成驱动七段LED数码管各对应段所需的电平。74LS48的管脚排列图BRILT试灯输入端灭零输入端BRBY/I特殊控制端数字输入输出字型十进制A3A2A1A0Abcdefg012345678911111111111×××××××××000000001100001111000011001100010101010111111111111011010111111110011111011111111011011010101000101010001110110011111011LTBRIBRBYI/74LS48显示译码器的功能表数字输入输出字型十进制A3A2A1A0Abcdefg灭灯灭零试灯111111×10×××××××0×111111×0×001111×0×11001
本文标题:南航考研878数电课件第3章(N)
链接地址:https://www.777doc.com/doc-2597804 .html