您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 信息化管理 > 混合信号仿真入门-VerilogA
混合信号电路设计Verilog-A介绍主要内容混合信号电路设计介绍Verilog-A概述Verilog-A应用开关电容积分器射频电路仿真混合信号电路设计流程cadence设计方法cadence时间安排cadence建立行为模型?从顶向下的设计缩短设计周期适应快速变化的需求可重用的设计库公开行为模型库cadenceVerilog-A发表于1996年;事实上的标准描述模拟电路系统和单元的结构、行为及特性参数的模块化硬件描述语言其行为级模型能映射成SPICE网表,与SPICE子电路的仿真编译相同Verilog-A模块Verilog-Avs.Verilogmodule-moduleanalog-alwayselectrical-reg+-=基本行为描述线性非线性分段线性积分微分事件驱动模拟运算符时间微分:ddt时间积分:idt时间延迟:delayLaplace变换:laplace_zpZ变换:zi_zp离散滤波:transition,slew模拟事件:timer,cross开发模板模拟开关模块开发命名规范端口排列规范参数化编程规范应用环境测试验证开关电容积分器模拟开关行为模型沟道电阻:R=f(Vin,Vout,Vctrl)时钟馈通:Cov信号相关的开关动作:statecontrollerLauwersMiller运放Miller运放行为模型仿真比较Lauwers射频电路仿真瓶颈cadence仿真策略cadenceDCM(特征提取建模)由精确仿真结果生成Verilog-A模型基于模板,易于使用纯表格模型,仿真时间短,精度可靠DCMcadence仿真时间比较cadence仿真结果比较cadence混合信号电路设计流程cadence谢谢!
本文标题:混合信号仿真入门-VerilogA
链接地址:https://www.777doc.com/doc-4409179 .html